1234567891011121314151617181920212223242526272829303132333435363738394041424344454647484950515253545556575859606162636465666768697071727374757677787980818283848586878889909192939495969798991001011021031041051061071081091101111121131141151161171181191201211221231241251261271281291301311321331341351361371381391401411421431441451461471481491501511521531541551561571581591601611621631641651661671681691701711721731741751761771781791801811821831841851861871881891901911921931941951961971981992002012022032042052062072082092102112122132142152162172182192202212222232242252262272282292302312322332342352362372382392402412422432442452462472482492502512522532542552562572582592602612622632642652662672682692702712722732742752762772782792802812822832842852862872882892902912922932942952962972982993003013023033043053063073083093103113123133143153163173183193203213223233243253263273283293303313323333343353363373383393403413423433443453463473483493503513523533543553563573583593603613623633643653663673683693703713723733743753763773783793803813823833843853863873883893903913923933943953963973983994004014024034044054064074084094104114124134144154164174184194204214224234244254264274284294304314324334344354364374384394404414424434444454464474484494504514524534544554564574584594604614624634644654664674684694704714724734744754764774784794804814824834844854864874884894904914924934944954964974984995005015025035045055065075085095105115125135145155165175185195205215225235245255265275285295305315325335345355365375385395405415425435445455465475485495505515525535545555565575585595605615625635645655665675685695705715725735745755765775785795805815825835845855865875885895905915925935945955965975985996006016026036046056066076086096106116126136146156166176186196206216226236246256266276286296306316326336346356366376386396406416426436446456466476486496506516526536546556566576586596606616626636646656666676686696706716726736746756766776786796806816826836846856866876886896906916926936946956966976986997007017027037047057067077087097107117127137147157167177187197207217227237247257267277287297307317327337347357367377387397407417427437447457467477487497507517527537547557567577587597607617627637647657667677687697707717727737747757767777787797807817827837847857867877887897907917927937947957967977987998008018028038048058068078088098108118128138148158168178188198208218228238248258268278288298308318328338348358368378388398408418428438448458468478488498508518528538548558568578588598608618628638648658668678688698708718728738748758768778788798808818828838848858868878888898908918928938948958968978988999009019029039049059069079089099109119129139149159169179189199209219229239249259269279289299309319329339349359369379389399409419429439449459469479489499509519529539549559569579589599609619629639649659669679689699709719729739749759769779789799809819829839849859869879889899909919929939949959969979989991000100110021003100410051006100710081009101010111012101310141015101610171018101910201021102210231024102510261027102810291030103110321033103410351036103710381039104010411042104310441045104610471048104910501051105210531054105510561057105810591060106110621063106410651066106710681069107010711072107310741075107610771078107910801081108210831084108510861087108810891090109110921093109410951096109710981099110011011102110311041105110611071108110911101111111211131114111511161117111811191120112111221123112411251126112711281129113011311132113311341135113611371138113911401141114211431144114511461147114811491150115111521153115411551156115711581159116011611162116311641165116611671168116911701171117211731174117511761177117811791180118111821183118411851186118711881189119011911192119311941195119611971198119912001201120212031204120512061207120812091210121112121213121412151216121712181219122012211222122312241225122612271228122912301231123212331234123512361237123812391240124112421243124412451246124712481249125012511252125312541255125612571258125912601261126212631264126512661267126812691270127112721273127412751276127712781279128012811282128312841285128612871288128912901291129212931294129512961297129812991300130113021303130413051306130713081309131013111312131313141315131613171318131913201321132213231324132513261327132813291330133113321333133413351336133713381339134013411342134313441345134613471348134913501351135213531354135513561357135813591360136113621363136413651366136713681369137013711372137313741375137613771378137913801381138213831384138513861387138813891390139113921393139413951396139713981399140014011402140314041405140614071408140914101411141214131414141514161417141814191420142114221423142414251426142714281429143014311432143314341435143614371438143914401441144214431444144514461447144814491450145114521453145414551456145714581459146014611462146314641465146614671468146914701471147214731474147514761477147814791480148114821483148414851486148714881489149014911492149314941495149614971498149915001501150215031504150515061507150815091510151115121513151415151516151715181519152015211522152315241525152615271528152915301531153215331534153515361537153815391540154115421543154415451546154715481549155015511552155315541555155615571558155915601561156215631564156515661567156815691570157115721573157415751576157715781579158015811582158315841585158615871588158915901591159215931594159515961597159815991600160116021603160416051606160716081609161016111612161316141615161616171618161916201621162216231624162516261627162816291630163116321633163416351636163716381639164016411642164316441645164616471648164916501651165216531654165516561657165816591660166116621663166416651666166716681669167016711672167316741675167616771678167916801681168216831684168516861687168816891690169116921693169416951696169716981699170017011702170317041705170617071708170917101711171217131714171517161717171817191720172117221723172417251726172717281729173017311732173317341735173617371738173917401741174217431744174517461747174817491750175117521753175417551756175717581759176017611762176317641765176617671768176917701771177217731774177517761777177817791780178117821783178417851786178717881789179017911792179317941795179617971798179918001801180218031804180518061807180818091810181118121813181418151816181718181819182018211822182318241825182618271828182918301831183218331834183518361837183818391840184118421843184418451846184718481849185018511852185318541855185618571858185918601861186218631864186518661867186818691870187118721873187418751876187718781879188018811882188318841885188618871888188918901891189218931894189518961897189818991900190119021903190419051906190719081909191019111912191319141915191619171918191919201921192219231924192519261927192819291930193119321933193419351936193719381939194019411942194319441945194619471948194919501951195219531954195519561957195819591960196119621963196419651966196719681969197019711972197319741975197619771978197919801981198219831984198519861987198819891990199119921993199419951996199719981999200020012002200320042005200620072008200920102011201220132014201520162017201820192020202120222023202420252026202720282029203020312032203320342035203620372038203920402041204220432044204520462047204820492050205120522053205420552056205720582059206020612062206320642065206620672068206920702071207220732074207520762077207820792080208120822083208420852086208720882089209020912092209320942095209620972098209921002101210221032104210521062107210821092110211121122113211421152116211721182119212021212122212321242125212621272128212921302131213221332134213521362137213821392140214121422143214421452146214721482149215021512152215321542155215621572158215921602161216221632164216521662167216821692170217121722173217421752176217721782179218021812182218321842185218621872188218921902191219221932194219521962197219821992200220122022203220422052206220722082209221022112212221322142215221622172218221922202221222222232224222522262227222822292230223122322233223422352236223722382239224022412242224322442245224622472248224922502251225222532254225522562257225822592260226122622263226422652266226722682269227022712272227322742275227622772278227922802281228222832284228522862287228822892290229122922293229422952296229722982299230023012302230323042305230623072308230923102311231223132314231523162317231823192320232123222323232423252326232723282329233023312332233323342335233623372338233923402341234223432344234523462347234823492350235123522353235423552356235723582359236023612362236323642365236623672368236923702371237223732374237523762377237823792380238123822383238423852386238723882389239023912392239323942395239623972398239924002401240224032404240524062407240824092410241124122413241424152416241724182419242024212422242324242425242624272428242924302431243224332434243524362437243824392440244124422443244424452446244724482449245024512452245324542455245624572458245924602461246224632464246524662467246824692470247124722473247424752476247724782479248024812482248324842485248624872488248924902491249224932494249524962497249824992500250125022503250425052506250725082509251025112512251325142515251625172518251925202521252225232524252525262527252825292530253125322533253425352536253725382539254025412542254325442545254625472548254925502551255225532554255525562557255825592560256125622563256425652566256725682569257025712572257325742575257625772578257925802581258225832584258525862587258825892590259125922593259425952596259725982599260026012602260326042605260626072608260926102611261226132614261526162617261826192620262126222623262426252626262726282629263026312632263326342635263626372638263926402641264226432644264526462647264826492650265126522653265426552656265726582659266026612662266326642665266626672668266926702671267226732674267526762677267826792680268126822683268426852686268726882689269026912692269326942695269626972698269927002701270227032704270527062707270827092710271127122713271427152716271727182719272027212722272327242725272627272728272927302731273227332734273527362737273827392740274127422743274427452746274727482749275027512752275327542755275627572758275927602761276227632764276527662767276827692770277127722773277427752776277727782779278027812782278327842785278627872788278927902791279227932794279527962797279827992800280128022803280428052806280728082809281028112812281328142815281628172818281928202821282228232824282528262827282828292830283128322833283428352836283728382839284028412842284328442845284628472848284928502851285228532854285528562857285828592860286128622863286428652866286728682869287028712872287328742875287628772878287928802881288228832884288528862887288828892890289128922893289428952896289728982899290029012902290329042905290629072908290929102911291229132914291529162917291829192920292129222923292429252926292729282929293029312932293329342935293629372938293929402941294229432944294529462947294829492950295129522953295429552956295729582959296029612962296329642965296629672968296929702971297229732974297529762977297829792980298129822983298429852986298729882989299029912992299329942995299629972998299930003001300230033004300530063007300830093010301130123013301430153016301730183019302030213022302330243025302630273028302930303031303230333034303530363037303830393040304130423043304430453046304730483049305030513052305330543055305630573058305930603061306230633064306530663067306830693070307130723073307430753076307730783079308030813082308330843085308630873088308930903091309230933094309530963097309830993100310131023103310431053106310731083109311031113112311331143115311631173118311931203121312231233124312531263127312831293130313131323133313431353136313731383139314031413142314331443145314631473148314931503151315231533154315531563157315831593160316131623163316431653166316731683169317031713172317331743175317631773178317931803181318231833184318531863187318831893190319131923193319431953196319731983199320032013202320332043205320632073208320932103211321232133214321532163217321832193220322132223223322432253226322732283229323032313232323332343235323632373238323932403241324232433244324532463247324832493250325132523253325432553256325732583259326032613262326332643265326632673268326932703271327232733274327532763277327832793280328132823283328432853286328732883289329032913292329332943295329632973298329933003301330233033304330533063307330833093310331133123313331433153316331733183319332033213322332333243325332633273328332933303331333233333334333533363337333833393340334133423343334433453346334733483349335033513352335333543355335633573358335933603361336233633364336533663367336833693370337133723373337433753376337733783379338033813382338333843385338633873388338933903391339233933394339533963397339833993400340134023403340434053406340734083409341034113412341334143415341634173418341934203421342234233424342534263427342834293430343134323433343434353436343734383439344034413442344334443445344634473448344934503451345234533454345534563457345834593460346134623463346434653466346734683469347034713472347334743475347634773478347934803481348234833484348534863487348834893490349134923493349434953496349734983499350035013502350335043505350635073508350935103511351235133514351535163517351835193520352135223523352435253526352735283529353035313532353335343535353635373538353935403541354235433544354535463547354835493550355135523553355435553556355735583559356035613562356335643565356635673568356935703571357235733574357535763577357835793580358135823583358435853586358735883589359035913592359335943595359635973598359936003601360236033604360536063607360836093610361136123613361436153616361736183619362036213622362336243625362636273628362936303631363236333634363536363637363836393640364136423643364436453646364736483649365036513652365336543655365636573658365936603661366236633664366536663667366836693670367136723673367436753676367736783679368036813682368336843685368636873688368936903691369236933694369536963697369836993700370137023703370437053706370737083709371037113712371337143715371637173718371937203721372237233724372537263727372837293730373137323733373437353736373737383739374037413742374337443745374637473748374937503751375237533754375537563757375837593760376137623763376437653766376737683769377037713772377337743775377637773778377937803781378237833784378537863787378837893790379137923793379437953796379737983799380038013802380338043805380638073808380938103811381238133814381538163817381838193820382138223823382438253826382738283829383038313832383338343835383638373838383938403841384238433844384538463847384838493850385138523853385438553856385738583859386038613862386338643865386638673868386938703871387238733874387538763877387838793880388138823883388438853886388738883889389038913892389338943895389638973898389939003901390239033904390539063907390839093910391139123913391439153916391739183919392039213922392339243925392639273928392939303931393239333934393539363937393839393940394139423943394439453946394739483949395039513952395339543955395639573958395939603961396239633964396539663967396839693970397139723973397439753976397739783979398039813982398339843985398639873988398939903991399239933994399539963997399839994000400140024003400440054006400740084009401040114012401340144015401640174018401940204021402240234024402540264027402840294030403140324033403440354036403740384039404040414042404340444045404640474048404940504051405240534054405540564057405840594060406140624063406440654066406740684069407040714072407340744075407640774078407940804081408240834084408540864087408840894090409140924093409440954096409740984099410041014102410341044105410641074108410941104111411241134114411541164117411841194120412141224123412441254126412741284129413041314132413341344135413641374138413941404141414241434144414541464147414841494150415141524153415441554156415741584159416041614162416341644165416641674168416941704171417241734174417541764177417841794180418141824183418441854186418741884189419041914192419341944195419641974198419942004201420242034204420542064207420842094210421142124213421442154216421742184219422042214222422342244225422642274228422942304231423242334234423542364237423842394240424142424243424442454246424742484249425042514252425342544255425642574258425942604261426242634264426542664267426842694270427142724273427442754276427742784279428042814282428342844285428642874288428942904291429242934294429542964297429842994300430143024303430443054306430743084309431043114312431343144315431643174318431943204321432243234324432543264327432843294330433143324333433443354336433743384339434043414342434343444345434643474348434943504351435243534354435543564357435843594360436143624363436443654366436743684369437043714372437343744375437643774378437943804381438243834384438543864387438843894390439143924393439443954396439743984399440044014402440344044405440644074408440944104411441244134414441544164417441844194420442144224423442444254426442744284429443044314432443344344435443644374438443944404441444244434444444544464447444844494450445144524453445444554456445744584459446044614462446344644465446644674468446944704471447244734474447544764477447844794480448144824483448444854486448744884489449044914492449344944495449644974498449945004501450245034504450545064507450845094510451145124513451445154516451745184519452045214522452345244525452645274528452945304531453245334534453545364537453845394540454145424543454445454546454745484549455045514552455345544555455645574558455945604561456245634564456545664567456845694570457145724573457445754576457745784579458045814582458345844585458645874588458945904591459245934594459545964597459845994600460146024603460446054606460746084609461046114612461346144615461646174618461946204621462246234624462546264627462846294630463146324633463446354636463746384639464046414642464346444645464646474648464946504651465246534654465546564657465846594660466146624663466446654666466746684669467046714672467346744675467646774678467946804681468246834684468546864687468846894690469146924693469446954696469746984699470047014702470347044705470647074708470947104711471247134714471547164717471847194720472147224723472447254726472747284729473047314732473347344735473647374738473947404741474247434744474547464747474847494750475147524753475447554756475747584759476047614762476347644765476647674768476947704771477247734774477547764777477847794780478147824783478447854786478747884789479047914792479347944795479647974798479948004801480248034804480548064807480848094810481148124813481448154816481748184819482048214822482348244825482648274828482948304831483248334834483548364837483848394840484148424843484448454846484748484849485048514852485348544855485648574858485948604861486248634864486548664867486848694870487148724873487448754876487748784879488048814882488348844885488648874888488948904891489248934894489548964897489848994900490149024903490449054906490749084909491049114912491349144915491649174918491949204921492249234924492549264927492849294930493149324933493449354936493749384939494049414942494349444945494649474948494949504951495249534954495549564957495849594960496149624963496449654966496749684969497049714972497349744975497649774978497949804981498249834984498549864987498849894990499149924993499449954996499749984999500050015002500350045005500650075008500950105011501250135014501550165017501850195020502150225023502450255026502750285029503050315032503350345035503650375038503950405041504250435044504550465047504850495050505150525053505450555056505750585059506050615062506350645065506650675068506950705071507250735074507550765077507850795080508150825083508450855086508750885089509050915092509350945095509650975098509951005101510251035104510551065107510851095110511151125113511451155116511751185119512051215122512351245125512651275128512951305131513251335134513551365137513851395140514151425143514451455146514751485149515051515152515351545155515651575158515951605161516251635164516551665167516851695170517151725173517451755176517751785179518051815182518351845185518651875188518951905191519251935194519551965197519851995200520152025203520452055206520752085209521052115212521352145215521652175218521952205221522252235224522552265227522852295230523152325233523452355236523752385239524052415242524352445245524652475248524952505251525252535254525552565257525852595260526152625263526452655266526752685269527052715272527352745275527652775278527952805281528252835284528552865287528852895290529152925293529452955296529752985299530053015302530353045305530653075308530953105311531253135314531553165317531853195320532153225323532453255326532753285329533053315332533353345335533653375338533953405341534253435344534553465347534853495350535153525353535453555356535753585359536053615362536353645365536653675368536953705371537253735374537553765377537853795380538153825383538453855386538753885389539053915392539353945395539653975398539954005401540254035404540554065407540854095410541154125413541454155416541754185419542054215422542354245425542654275428542954305431543254335434543554365437543854395440544154425443544454455446544754485449545054515452545354545455545654575458545954605461546254635464546554665467546854695470547154725473547454755476547754785479548054815482548354845485548654875488548954905491549254935494549554965497549854995500550155025503550455055506550755085509551055115512551355145515551655175518551955205521 |
- From 6f933347d0b4ed02d9534f5fa07f7b99f13eeaa1 Mon Sep 17 00:00:00 2001
- From: John Crispin <blogic@openwrt.org>
- Date: Thu, 7 Aug 2014 18:12:28 +0200
- Subject: [PATCH 01/36] MIPS: lantiq: add pcie driver
- Signed-off-by: John Crispin <blogic@openwrt.org>
- ---
- arch/mips/lantiq/Kconfig | 10 +
- arch/mips/lantiq/xway/sysctrl.c | 2 +
- arch/mips/pci/Makefile | 2 +
- arch/mips/pci/fixup-lantiq-pcie.c | 82 +++
- arch/mips/pci/fixup-lantiq.c | 5 +-
- arch/mips/pci/ifxmips_pci_common.h | 57 ++
- arch/mips/pci/ifxmips_pcie.c | 1099 ++++++++++++++++++++++++++++++
- arch/mips/pci/ifxmips_pcie.h | 135 ++++
- arch/mips/pci/ifxmips_pcie_ar10.h | 290 ++++++++
- arch/mips/pci/ifxmips_pcie_msi.c | 392 +++++++++++
- arch/mips/pci/ifxmips_pcie_phy.c | 478 +++++++++++++
- arch/mips/pci/ifxmips_pcie_pm.c | 176 +++++
- arch/mips/pci/ifxmips_pcie_pm.h | 36 +
- arch/mips/pci/ifxmips_pcie_reg.h | 1001 +++++++++++++++++++++++++++
- arch/mips/pci/ifxmips_pcie_vr9.h | 271 ++++++++
- arch/mips/pci/pci.c | 25 +
- arch/mips/pci/pcie-lantiq.h | 1305 ++++++++++++++++++++++++++++++++++++
- drivers/pci/pcie/aer/Kconfig | 2 +-
- include/linux/pci.h | 2 +
- include/linux/pci_ids.h | 6 +
- 20 files changed, 5374 insertions(+), 2 deletions(-)
- create mode 100644 arch/mips/pci/fixup-lantiq-pcie.c
- create mode 100644 arch/mips/pci/ifxmips_pci_common.h
- create mode 100644 arch/mips/pci/ifxmips_pcie.c
- create mode 100644 arch/mips/pci/ifxmips_pcie.h
- create mode 100644 arch/mips/pci/ifxmips_pcie_ar10.h
- create mode 100644 arch/mips/pci/ifxmips_pcie_msi.c
- create mode 100644 arch/mips/pci/ifxmips_pcie_phy.c
- create mode 100644 arch/mips/pci/ifxmips_pcie_pm.c
- create mode 100644 arch/mips/pci/ifxmips_pcie_pm.h
- create mode 100644 arch/mips/pci/ifxmips_pcie_reg.h
- create mode 100644 arch/mips/pci/ifxmips_pcie_vr9.h
- create mode 100644 arch/mips/pci/pcie-lantiq.h
- --- a/arch/mips/lantiq/Kconfig
- +++ b/arch/mips/lantiq/Kconfig
- @@ -17,6 +17,7 @@ config SOC_XWAY
- bool "XWAY"
- select SOC_TYPE_XWAY
- select HW_HAS_PCI
- + select ARCH_SUPPORTS_MSI
-
- config SOC_FALCON
- bool "FALCON"
- @@ -37,6 +38,15 @@ config PCI_LANTIQ
- bool "PCI Support"
- depends on SOC_XWAY && PCI
-
- +config PCIE_LANTIQ
- + bool "PCIE Support"
- + depends on SOC_XWAY && PCI
- +
- +config PCIE_LANTIQ_MSI
- + bool
- + depends on PCIE_LANTIQ && PCI_MSI
- + default y
- +
- config XRX200_PHY_FW
- bool "XRX200 PHY firmware loader"
- depends on SOC_XWAY
- --- a/arch/mips/pci/Makefile
- +++ b/arch/mips/pci/Makefile
- @@ -45,6 +45,8 @@ obj-$(CONFIG_LANTIQ) += fixup-lantiq.o
- obj-$(CONFIG_PCI_LANTIQ) += pci-lantiq.o ops-lantiq.o
- obj-$(CONFIG_SOC_RT288X) += pci-rt2880.o
- obj-$(CONFIG_SOC_RT3883) += pci-rt3883.o
- +obj-$(CONFIG_PCIE_LANTIQ) += ifxmips_pcie_phy.o ifxmips_pcie.o fixup-lantiq-pcie.o
- +obj-$(CONFIG_PCIE_LANTIQ_MSI) += pcie-lantiq-msi.o
- obj-$(CONFIG_TANBAC_TB0219) += fixup-tb0219.o
- obj-$(CONFIG_TANBAC_TB0226) += fixup-tb0226.o
- obj-$(CONFIG_TANBAC_TB0287) += fixup-tb0287.o
- --- /dev/null
- +++ b/arch/mips/pci/fixup-lantiq-pcie.c
- @@ -0,0 +1,74 @@
- +/******************************************************************************
- +**
- +** FILE NAME : ifxmips_fixup_pcie.c
- +** PROJECT : IFX UEIP for VRX200
- +** MODULES : PCIe
- +**
- +** DATE : 02 Mar 2009
- +** AUTHOR : Lei Chuanhua
- +** DESCRIPTION : PCIe Root Complex Driver
- +** COPYRIGHT : Copyright (c) 2009
- +** Infineon Technologies AG
- +** Am Campeon 1-12, 85579 Neubiberg, Germany
- +**
- +** This program is free software; you can redistribute it and/or modify
- +** it under the terms of the GNU General Public License as published by
- +** the Free Software Foundation; either version 2 of the License, or
- +** (at your option) any later version.
- +** HISTORY
- +** $Version $Date $Author $Comment
- +** 0.0.1 17 Mar,2009 Lei Chuanhua Initial version
- +*******************************************************************************/
- +/*!
- + \file ifxmips_fixup_pcie.c
- + \ingroup IFX_PCIE
- + \brief PCIe Fixup functions source file
- +*/
- +#include <linux/pci.h>
- +#include <linux/pci_regs.h>
- +#include <linux/pci_ids.h>
- +
- +#include <lantiq_soc.h>
- +
- +#include "pcie-lantiq.h"
- +
- +static void
- +ifx_pcie_fixup_resource(struct pci_dev *dev)
- +{
- + u32 reg;
- +
- + IFX_PCIE_PRINT(PCIE_MSG_FIXUP, "%s dev %s: enter\n", __func__, pci_name(dev));
- +
- + printk("%s: fixup host controller %s (%04x:%04x)\n",
- + __func__, pci_name(dev), dev->vendor, dev->device);
- +
- + /* Setup COMMAND register */
- + reg = PCI_COMMAND_IO | PCI_COMMAND_MEMORY | PCI_COMMAND_MASTER /* |
- + PCI_COMMAND_INTX_DISABLE */| PCI_COMMAND_SERR;
- + pci_write_config_word(dev, PCI_COMMAND, reg);
- + IFX_PCIE_PRINT(PCIE_MSG_FIXUP, "%s dev %s: exit\n", __func__, pci_name(dev));
- +}
- +DECLARE_PCI_FIXUP_EARLY(PCI_VENDOR_ID_INFINEON, PCI_DEVICE_ID_INFINEON_PCIE, ifx_pcie_fixup_resource);
- +DECLARE_PCI_FIXUP_EARLY(PCI_VENDOR_ID_LANTIQ, PCI_VENDOR_ID_LANTIQ, ifx_pcie_fixup_resource);
- +
- +static void
- +ifx_pcie_rc_class_early_fixup(struct pci_dev *dev)
- +{
- + IFX_PCIE_PRINT(PCIE_MSG_FIXUP, "%s dev %s: enter\n", __func__, pci_name(dev));
- +
- + if (dev->devfn == PCI_DEVFN(0, 0) &&
- + (dev->class >> 8) == PCI_CLASS_BRIDGE_HOST) {
- +
- + dev->class = (PCI_CLASS_BRIDGE_PCI << 8) | (dev->class & 0xff);
- +
- + printk(KERN_INFO "%s: fixed pcie host bridge to pci-pci bridge\n", __func__);
- + }
- + IFX_PCIE_PRINT(PCIE_MSG_FIXUP, "%s dev %s: exit\n", __func__, pci_name(dev));
- + mdelay(10);
- +}
- +
- +DECLARE_PCI_FIXUP_EARLY(PCI_VENDOR_ID_INFINEON, PCI_DEVICE_ID_INFINEON_PCIE,
- + ifx_pcie_rc_class_early_fixup);
- +
- +DECLARE_PCI_FIXUP_EARLY(PCI_VENDOR_ID_LANTIQ, PCI_DEVICE_ID_LANTIQ_PCIE,
- + ifx_pcie_rc_class_early_fixup);
- --- a/arch/mips/pci/fixup-lantiq.c
- +++ b/arch/mips/pci/fixup-lantiq.c
- @@ -8,12 +8,18 @@
-
- #include <linux/of_irq.h>
- #include <linux/of_pci.h>
- +#include "ifxmips_pci_common.h"
-
- int (*ltq_pci_plat_arch_init)(struct pci_dev *dev) = NULL;
- int (*ltq_pci_plat_dev_init)(struct pci_dev *dev) = NULL;
-
- int pcibios_plat_dev_init(struct pci_dev *dev)
- {
- +#ifdef CONFIG_PCIE_LANTIQ
- + if (pci_find_capability(dev, PCI_CAP_ID_EXP))
- + ifx_pcie_bios_plat_dev_init(dev);
- +#endif
- +
- if (ltq_pci_plat_arch_init)
- return ltq_pci_plat_arch_init(dev);
-
- @@ -25,5 +31,10 @@ int pcibios_plat_dev_init(struct pci_dev
-
- int __init pcibios_map_irq(const struct pci_dev *dev, u8 slot, u8 pin)
- {
- +#ifdef CONFIG_PCIE_LANTIQ
- + if (pci_find_capability(dev, PCI_CAP_ID_EXP))
- + return ifx_pcie_bios_map_irq(dev, slot, pin);
- +#endif
- +
- return of_irq_parse_and_map_pci(dev, slot, pin);
- }
- --- /dev/null
- +++ b/arch/mips/pci/ifxmips_pci_common.h
- @@ -0,0 +1,57 @@
- +/******************************************************************************
- +**
- +** FILE NAME : ifxmips_pci_common.h
- +** PROJECT : IFX UEIP
- +** MODULES : PCI subsystem
- +**
- +** DATE : 30 June 2009
- +** AUTHOR : Lei Chuanhua
- +** DESCRIPTION : PCIe Root Complex Driver
- +** COPYRIGHT : Copyright (c) 2009
- +** Infineon Technologies AG
- +** Am Campeon 1-12, 85579 Neubiberg, Germany
- +**
- +** This program is free software; you can redistribute it and/or modify
- +** it under the terms of the GNU General Public License as published by
- +** the Free Software Foundation; either version 2 of the License, or
- +** (at your option) any later version.
- +** HISTORY
- +** $Version $Date $Author $Comment
- +** 0.0.1 30 June,2009 Lei Chuanhua Initial version
- +*******************************************************************************/
- +
- +#ifndef IFXMIPS_PCI_COMMON_H
- +#define IFXMIPS_PCI_COMMON_H
- +#include <linux/version.h>
- +/*!
- + \defgroup IFX_PCI_COM IFX PCI/PCIe common parts for OS integration
- + \brief PCI/PCIe common parts
- +*/
- +
- +/*!
- + \defgroup IFX_PCI_COM_OS OS APIs
- + \ingroup IFX_PCI_COM
- + \brief PCI/PCIe bus driver OS interface functions
- +*/
- +/*!
- + \file ifxmips_pci_common.h
- + \ingroup IFX_PCI_COM
- + \brief PCI/PCIe bus driver common OS header file
- +*/
- +#if LINUX_VERSION_CODE < KERNEL_VERSION(2,6,24)
- +#define IFX_PCI_CONST
- +#else
- +#define IFX_PCI_CONST const
- +#endif
- +#ifdef CONFIG_IFX_PCI
- +extern int ifx_pci_bios_map_irq(IFX_PCI_CONST struct pci_dev *dev, u8 slot, u8 pin);
- +extern int ifx_pci_bios_plat_dev_init(struct pci_dev *dev);
- +#endif /* COFNIG_IFX_PCI */
- +
- +#ifdef CONFIG_PCIE_LANTIQ
- +extern int ifx_pcie_bios_map_irq(IFX_PCI_CONST struct pci_dev *dev, u8 slot, u8 pin);
- +extern int ifx_pcie_bios_plat_dev_init(struct pci_dev *dev);
- +#endif
- +
- +#endif /* IFXMIPS_PCI_COMMON_H */
- +
- --- /dev/null
- +++ b/arch/mips/pci/ifxmips_pcie.c
- @@ -0,0 +1,1092 @@
- +/*
- + * This program is free software; you can redistribute it and/or modify it
- + * under the terms of the GNU General Public License version 2 as published
- + * by the Free Software Foundation.
- + *
- + * Copyright (C) 2009 Lei Chuanhua <chuanhua.lei@infineon.com>
- + * Copyright (C) 2013 John Crispin <blogic@openwrt.org>
- + */
- +
- +#include <linux/types.h>
- +#include <linux/pci.h>
- +#include <linux/kernel.h>
- +#include <linux/init.h>
- +#include <linux/delay.h>
- +#include <linux/mm.h>
- +#include <asm/paccess.h>
- +#include <linux/pci.h>
- +#include <linux/pci_regs.h>
- +#include <linux/module.h>
- +
- +#include "ifxmips_pcie.h"
- +#include "ifxmips_pcie_reg.h"
- +
- +/* Enable 32bit io due to its mem mapped io nature */
- +#define IFX_PCIE_ERROR_INT
- +#define IFX_PCIE_IO_32BIT
- +
- +#define IFX_PCIE_IR (INT_NUM_IM4_IRL0 + 25)
- +#define IFX_PCIE_INTA (INT_NUM_IM4_IRL0 + 8)
- +#define IFX_PCIE_INTB (INT_NUM_IM4_IRL0 + 9)
- +#define IFX_PCIE_INTC (INT_NUM_IM4_IRL0 + 10)
- +#define IFX_PCIE_INTD (INT_NUM_IM4_IRL0 + 11)
- +#define MS(_v, _f) (((_v) & (_f)) >> _f##_S)
- +#define SM(_v, _f) (((_v) << _f##_S) & (_f))
- +#define IFX_REG_SET_BIT(_f, _r) \
- + IFX_REG_W32((IFX_REG_R32((_r)) &~ (_f)) | (_f), (_r))
- +
- +#define IFX_PCIE_LTSSM_ENABLE_TIMEOUT 10
- +
- +static DEFINE_SPINLOCK(ifx_pcie_lock);
- +
- +u32 g_pcie_debug_flag = PCIE_MSG_ANY & (~PCIE_MSG_CFG);
- +
- +static ifx_pcie_irq_t pcie_irqs[IFX_PCIE_CORE_NR] = {
- + {
- + .ir_irq = {
- + .irq = IFX_PCIE_IR,
- + .name = "ifx_pcie_rc0",
- + },
- +
- + .legacy_irq = {
- + {
- + .irq_bit = PCIE_IRN_INTA,
- + .irq = IFX_PCIE_INTA,
- + },
- + {
- + .irq_bit = PCIE_IRN_INTB,
- + .irq = IFX_PCIE_INTB,
- + },
- + {
- + .irq_bit = PCIE_IRN_INTC,
- + .irq = IFX_PCIE_INTC,
- + },
- + {
- + .irq_bit = PCIE_IRN_INTD,
- + .irq = IFX_PCIE_INTD,
- + },
- + },
- + },
- +
- +};
- +
- +void ifx_pcie_debug(const char *fmt, ...)
- +{
- + static char buf[256] = {0}; /* XXX */
- + va_list ap;
- +
- + va_start(ap, fmt);
- + vsnprintf(buf, sizeof(buf), fmt, ap);
- + va_end(ap);
- +
- + printk("%s", buf);
- +}
- +
- +
- +static inline int pcie_ltssm_enable(int pcie_port)
- +{
- + int i;
- +
- + /* Enable LTSSM */
- + IFX_REG_W32(PCIE_RC_CCR_LTSSM_ENABLE, PCIE_RC_CCR(pcie_port));
- +
- + /* Wait for the link to come up */
- + for (i = 0; i < IFX_PCIE_LTSSM_ENABLE_TIMEOUT; i++) {
- + if (!(IFX_REG_R32(PCIE_LCTLSTS(pcie_port)) & PCIE_LCTLSTS_RETRAIN_PENDING))
- + return 0;
- + udelay(10);
- + }
- +
- + printk("%s link timeout!!!!!\n", __func__);
- + return -1;
- +}
- +
- +static inline void pcie_status_register_clear(int pcie_port)
- +{
- + IFX_REG_W32(0, PCIE_RC_DR(pcie_port));
- + IFX_REG_W32(0, PCIE_PCICMDSTS(pcie_port));
- + IFX_REG_W32(0, PCIE_DCTLSTS(pcie_port));
- + IFX_REG_W32(0, PCIE_LCTLSTS(pcie_port));
- + IFX_REG_W32(0, PCIE_SLCTLSTS(pcie_port));
- + IFX_REG_W32(0, PCIE_RSTS(pcie_port));
- + IFX_REG_W32(0, PCIE_UES_R(pcie_port));
- + IFX_REG_W32(0, PCIE_UEMR(pcie_port));
- + IFX_REG_W32(0, PCIE_UESR(pcie_port));
- + IFX_REG_W32(0, PCIE_CESR(pcie_port));
- + IFX_REG_W32(0, PCIE_CEMR(pcie_port));
- + IFX_REG_W32(0, PCIE_RESR(pcie_port));
- + IFX_REG_W32(0, PCIE_PVCCRSR(pcie_port));
- + IFX_REG_W32(0, PCIE_VC0_RSR0(pcie_port));
- + IFX_REG_W32(0, PCIE_TPFCS(pcie_port));
- + IFX_REG_W32(0, PCIE_TNPFCS(pcie_port));
- + IFX_REG_W32(0, PCIE_TCFCS(pcie_port));
- + IFX_REG_W32(0, PCIE_QSR(pcie_port));
- + IFX_REG_W32(0, PCIE_IOBLSECS(pcie_port));
- +}
- +
- +static inline int ifx_pcie_link_up(int pcie_port)
- +{
- + return (IFX_REG_R32(PCIE_PHY_SR(pcie_port)) & PCIE_PHY_SR_PHY_LINK_UP) ? 1 : 0;
- +}
- +
- +
- +static inline void pcie_mem_io_setup(int pcie_port)
- +{
- + u32 reg;
- + /*
- + * BAR[0:1] readonly register
- + * RC contains only minimal BARs for packets mapped to this device
- + * Mem/IO filters defines a range of memory occupied by memory mapped IO devices that
- + * reside on the downstream side fo the bridge.
- + */
- + reg = SM((PCIE_MEM_PHY_PORT_TO_END(pcie_port) >> 20), PCIE_MBML_MEM_LIMIT_ADDR)
- + | SM((PCIE_MEM_PHY_PORT_TO_BASE(pcie_port) >> 20), PCIE_MBML_MEM_BASE_ADDR);
- +
- + IFX_REG_W32(reg, PCIE_MBML(pcie_port));
- +
- +
- +#ifdef IFX_PCIE_PREFETCH_MEM_64BIT
- + reg = SM((PCIE_MEM_PHY_PORT_TO_END(pcie_port) >> 20), PCIE_PMBL_END_ADDR)
- + | SM((PCIE_MEM_PHY_PORT_TO_BASE(pcie_port) >> 20), PCIE_PMBL_UPPER_12BIT)
- + | PCIE_PMBL_64BIT_ADDR;
- + IFX_REG_W32(reg, PCIE_PMBL(pcie_port));
- +
- + /* Must configure upper 32bit */
- + IFX_REG_W32(0, PCIE_PMBU32(pcie_port));
- + IFX_REG_W32(0, PCIE_PMLU32(pcie_port));
- +#else
- + /* PCIe_PBML, same as MBML */
- + IFX_REG_W32(IFX_REG_R32(PCIE_MBML(pcie_port)), PCIE_PMBL(pcie_port));
- +#endif
- +
- + /* IO Address Range */
- + reg = SM((PCIE_IO_PHY_PORT_TO_END(pcie_port) >> 12), PCIE_IOBLSECS_IO_LIMIT_ADDR)
- + | SM((PCIE_IO_PHY_PORT_TO_BASE(pcie_port) >> 12), PCIE_IOBLSECS_IO_BASE_ADDR);
- +#ifdef IFX_PCIE_IO_32BIT
- + reg |= PCIE_IOBLSECS_32BIT_IO_ADDR;
- +#endif /* IFX_PCIE_IO_32BIT */
- + IFX_REG_W32(reg, PCIE_IOBLSECS(pcie_port));
- +
- +#ifdef IFX_PCIE_IO_32BIT
- + reg = SM((PCIE_IO_PHY_PORT_TO_END(pcie_port) >> 16), PCIE_IO_BANDL_UPPER_16BIT_IO_LIMIT)
- + | SM((PCIE_IO_PHY_PORT_TO_BASE(pcie_port) >> 16), PCIE_IO_BANDL_UPPER_16BIT_IO_BASE);
- + IFX_REG_W32(reg, PCIE_IO_BANDL(pcie_port));
- +
- +#endif /* IFX_PCIE_IO_32BIT */
- +}
- +
- +static inline void
- +pcie_device_setup(int pcie_port)
- +{
- + u32 reg;
- +
- + /* Device capability register, set up Maximum payload size */
- + reg = IFX_REG_R32(PCIE_DCAP(pcie_port));
- + reg |= PCIE_DCAP_ROLE_BASE_ERR_REPORT;
- + reg |= SM(PCIE_MAX_PAYLOAD_128, PCIE_DCAP_MAX_PAYLOAD_SIZE);
- +
- + /* Only available for EP */
- + reg &= ~(PCIE_DCAP_EP_L0S_LATENCY | PCIE_DCAP_EP_L1_LATENCY);
- + IFX_REG_W32(reg, PCIE_DCAP(pcie_port));
- +
- + /* Device control and status register */
- + /* Set Maximum Read Request size for the device as a Requestor */
- + reg = IFX_REG_R32(PCIE_DCTLSTS(pcie_port));
- +
- + /*
- + * Request size can be larger than the MPS used, but the completions returned
- + * for the read will be bounded by the MPS size.
- + * In our system, Max request size depends on AHB burst size. It is 64 bytes.
- + * but we set it as 128 as minimum one.
- + */
- + reg |= SM(PCIE_MAX_PAYLOAD_128, PCIE_DCTLSTS_MAX_READ_SIZE)
- + | SM(PCIE_MAX_PAYLOAD_128, PCIE_DCTLSTS_MAX_PAYLOAD_SIZE);
- +
- + /* Enable relaxed ordering, no snoop, and all kinds of errors */
- + reg |= PCIE_DCTLSTS_RELAXED_ORDERING_EN | PCIE_DCTLSTS_ERR_EN | PCIE_DCTLSTS_NO_SNOOP_EN;
- +
- + IFX_REG_W32(reg, PCIE_DCTLSTS(pcie_port));
- +}
- +
- +static inline void
- +pcie_link_setup(int pcie_port)
- +{
- + u32 reg;
- +
- + /*
- + * XXX, Link capability register, bit 18 for EP CLKREQ# dynamic clock management for L1, L2/3 CPM
- + * L0s is reported during link training via TS1 order set by N_FTS
- + */
- + reg = IFX_REG_R32(PCIE_LCAP(pcie_port));
- + reg &= ~PCIE_LCAP_L0S_EIXT_LATENCY;
- + reg |= SM(3, PCIE_LCAP_L0S_EIXT_LATENCY);
- + IFX_REG_W32(reg, PCIE_LCAP(pcie_port));
- +
- + /* Link control and status register */
- + reg = IFX_REG_R32(PCIE_LCTLSTS(pcie_port));
- +
- + /* Link Enable, ASPM enabled */
- + reg &= ~PCIE_LCTLSTS_LINK_DISABLE;
- +
- +#ifdef CONFIG_PCIEASPM
- + /*
- + * We use the same physical reference clock that the platform provides on the connector
- + * It paved the way for ASPM to calculate the new exit Latency
- + */
- + reg |= PCIE_LCTLSTS_SLOT_CLK_CFG;
- + reg |= PCIE_LCTLSTS_COM_CLK_CFG;
- + /*
- + * We should disable ASPM by default except that we have dedicated power management support
- + * Enable ASPM will cause the system hangup/instability, performance degration
- + */
- + reg |= PCIE_LCTLSTS_ASPM_ENABLE;
- +#else
- + reg &= ~PCIE_LCTLSTS_ASPM_ENABLE;
- +#endif /* CONFIG_PCIEASPM */
- +
- + /*
- + * The maximum size of any completion with data packet is bounded by the MPS setting
- + * in device control register
- + */
- +
- + /* RCB may cause multiple split transactions, two options available, we use 64 byte RCB */
- + reg &= ~ PCIE_LCTLSTS_RCB128;
- +
- + IFX_REG_W32(reg, PCIE_LCTLSTS(pcie_port));
- +}
- +
- +static inline void pcie_error_setup(int pcie_port)
- +{
- + u32 reg;
- +
- + /*
- + * Forward ERR_COR, ERR_NONFATAL, ERR_FATAL to the backbone
- + * Poisoned write TLPs and completions indicating poisoned TLPs will set the PCIe_PCICMDSTS.MDPE
- + */
- + reg = IFX_REG_R32(PCIE_INTRBCTRL(pcie_port));
- + reg |= PCIE_INTRBCTRL_SERR_ENABLE | PCIE_INTRBCTRL_PARITY_ERR_RESP_ENABLE;
- +
- + IFX_REG_W32(reg, PCIE_INTRBCTRL(pcie_port));
- +
- + /* Uncorrectable Error Mask Register, Unmask <enable> all bits in PCIE_UESR */
- + reg = IFX_REG_R32(PCIE_UEMR(pcie_port));
- + reg &= ~PCIE_ALL_UNCORRECTABLE_ERR;
- + IFX_REG_W32(reg, PCIE_UEMR(pcie_port));
- +
- + /* Uncorrectable Error Severity Register, ALL errors are FATAL */
- + IFX_REG_W32(PCIE_ALL_UNCORRECTABLE_ERR, PCIE_UESR(pcie_port));
- +
- + /* Correctable Error Mask Register, unmask <enable> all bits */
- + reg = IFX_REG_R32(PCIE_CEMR(pcie_port));
- + reg &= ~PCIE_CORRECTABLE_ERR;
- + IFX_REG_W32(reg, PCIE_CEMR(pcie_port));
- +
- + /* Advanced Error Capabilities and Control Registr */
- + reg = IFX_REG_R32(PCIE_AECCR(pcie_port));
- + reg |= PCIE_AECCR_ECRC_CHECK_EN | PCIE_AECCR_ECRC_GEN_EN;
- + IFX_REG_W32(reg, PCIE_AECCR(pcie_port));
- +
- + /* Root Error Command Register, Report all types of errors */
- + reg = IFX_REG_R32(PCIE_RECR(pcie_port));
- + reg |= PCIE_RECR_ERR_REPORT_EN;
- + IFX_REG_W32(reg, PCIE_RECR(pcie_port));
- +
- + /* Clear the Root status register */
- + reg = IFX_REG_R32(PCIE_RESR(pcie_port));
- + IFX_REG_W32(reg, PCIE_RESR(pcie_port));
- +}
- +
- +static inline void pcie_port_logic_setup(int pcie_port)
- +{
- + u32 reg;
- +
- + /* FTS number, default 12, increase to 63, may increase time from/to L0s to L0 */
- + reg = IFX_REG_R32(PCIE_AFR(pcie_port));
- + reg &= ~(PCIE_AFR_FTS_NUM | PCIE_AFR_COM_FTS_NUM);
- + reg |= SM(PCIE_AFR_FTS_NUM_DEFAULT, PCIE_AFR_FTS_NUM)
- + | SM(PCIE_AFR_FTS_NUM_DEFAULT, PCIE_AFR_COM_FTS_NUM);
- + /* L0s and L1 entry latency */
- + reg &= ~(PCIE_AFR_L0S_ENTRY_LATENCY | PCIE_AFR_L1_ENTRY_LATENCY);
- + reg |= SM(PCIE_AFR_L0S_ENTRY_LATENCY_DEFAULT, PCIE_AFR_L0S_ENTRY_LATENCY)
- + | SM(PCIE_AFR_L1_ENTRY_LATENCY_DEFAULT, PCIE_AFR_L1_ENTRY_LATENCY);
- + IFX_REG_W32(reg, PCIE_AFR(pcie_port));
- +
- +
- + /* Port Link Control Register */
- + reg = IFX_REG_R32(PCIE_PLCR(pcie_port));
- + reg |= PCIE_PLCR_DLL_LINK_EN; /* Enable the DLL link */
- + IFX_REG_W32(reg, PCIE_PLCR(pcie_port));
- +
- + /* Lane Skew Register */
- + reg = IFX_REG_R32(PCIE_LSR(pcie_port));
- + /* Enable ACK/NACK and FC */
- + reg &= ~(PCIE_LSR_ACKNAK_DISABLE | PCIE_LSR_FC_DISABLE);
- + IFX_REG_W32(reg, PCIE_LSR(pcie_port));
- +
- + /* Symbol Timer Register and Filter Mask Register 1 */
- + reg = IFX_REG_R32(PCIE_STRFMR(pcie_port));
- +
- + /* Default SKP interval is very accurate already, 5us */
- + /* Enable IO/CFG transaction */
- + reg |= PCIE_STRFMR_RX_CFG_TRANS_ENABLE | PCIE_STRFMR_RX_IO_TRANS_ENABLE;
- + /* Disable FC WDT */
- + reg &= ~PCIE_STRFMR_FC_WDT_DISABLE;
- + IFX_REG_W32(reg, PCIE_STRFMR(pcie_port));
- +
- + /* Filter Masker Register 2 */
- + reg = IFX_REG_R32(PCIE_FMR2(pcie_port));
- + reg |= PCIE_FMR2_VENDOR_MSG1_PASSED_TO_TRGT1 | PCIE_FMR2_VENDOR_MSG0_PASSED_TO_TRGT1;
- + IFX_REG_W32(reg, PCIE_FMR2(pcie_port));
- +
- + /* VC0 Completion Receive Queue Control Register */
- + reg = IFX_REG_R32(PCIE_VC0_CRQCR(pcie_port));
- + reg &= ~PCIE_VC0_CRQCR_CPL_TLP_QUEUE_MODE;
- + reg |= SM(PCIE_VC0_TLP_QUEUE_MODE_BYPASS, PCIE_VC0_CRQCR_CPL_TLP_QUEUE_MODE);
- + IFX_REG_W32(reg, PCIE_VC0_CRQCR(pcie_port));
- +}
- +
- +static inline void pcie_rc_cfg_reg_setup(int pcie_port)
- +{
- + u32 reg;
- +
- + /* Disable LTSSM */
- + IFX_REG_W32(0, PCIE_RC_CCR(pcie_port)); /* Disable LTSSM */
- +
- + pcie_mem_io_setup(pcie_port);
- +
- + /* XXX, MSI stuff should only apply to EP */
- + /* MSI Capability: Only enable 32-bit addresses */
- + reg = IFX_REG_R32(PCIE_MCAPR(pcie_port));
- + reg &= ~PCIE_MCAPR_ADDR64_CAP;
- +
- + reg |= PCIE_MCAPR_MSI_ENABLE;
- +
- + /* Disable multiple message */
- + reg &= ~(PCIE_MCAPR_MULTI_MSG_CAP | PCIE_MCAPR_MULTI_MSG_ENABLE);
- + IFX_REG_W32(reg, PCIE_MCAPR(pcie_port));
- +
- +
- + /* Enable PME, Soft reset enabled */
- + reg = IFX_REG_R32(PCIE_PM_CSR(pcie_port));
- + reg |= PCIE_PM_CSR_PME_ENABLE | PCIE_PM_CSR_SW_RST;
- + IFX_REG_W32(reg, PCIE_PM_CSR(pcie_port));
- +
- + /* setup the bus */
- + reg = SM(0, PCIE_BNR_PRIMARY_BUS_NUM) | SM(1, PCIE_PNR_SECONDARY_BUS_NUM) | SM(0xFF, PCIE_PNR_SUB_BUS_NUM);
- + IFX_REG_W32(reg, PCIE_BNR(pcie_port));
- +
- +
- + pcie_device_setup(pcie_port);
- + pcie_link_setup(pcie_port);
- + pcie_error_setup(pcie_port);
- +
- + /* Root control and capabilities register */
- + reg = IFX_REG_R32(PCIE_RCTLCAP(pcie_port));
- + reg |= PCIE_RCTLCAP_SERR_ENABLE | PCIE_RCTLCAP_PME_INT_EN;
- + IFX_REG_W32(reg, PCIE_RCTLCAP(pcie_port));
- +
- + /* Port VC Capability Register 2 */
- + reg = IFX_REG_R32(PCIE_PVC2(pcie_port));
- + reg &= ~PCIE_PVC2_VC_ARB_WRR;
- + reg |= PCIE_PVC2_VC_ARB_16P_FIXED_WRR;
- + IFX_REG_W32(reg, PCIE_PVC2(pcie_port));
- +
- + /* VC0 Resource Capability Register */
- + reg = IFX_REG_R32(PCIE_VC0_RC(pcie_port));
- + reg &= ~PCIE_VC0_RC_REJECT_SNOOP;
- + IFX_REG_W32(reg, PCIE_VC0_RC(pcie_port));
- +
- + pcie_port_logic_setup(pcie_port);
- +}
- +
- +static int ifx_pcie_wait_phy_link_up(int pcie_port)
- +{
- +#define IFX_PCIE_PHY_LINK_UP_TIMEOUT 1000 /* XXX, tunable */
- + int i;
- +
- + /* Wait for PHY link is up */
- + for (i = 0; i < IFX_PCIE_PHY_LINK_UP_TIMEOUT; i++) {
- + if (ifx_pcie_link_up(pcie_port)) {
- + break;
- + }
- + udelay(100);
- + }
- + if (i >= IFX_PCIE_PHY_LINK_UP_TIMEOUT) {
- + printk(KERN_ERR "%s timeout\n", __func__);
- + return -1;
- + }
- +
- + /* Check data link up or not */
- + if (!(IFX_REG_R32(PCIE_RC_DR(pcie_port)) & PCIE_RC_DR_DLL_UP)) {
- + printk(KERN_ERR "%s DLL link is still down\n", __func__);
- + return -1;
- + }
- +
- + /* Check Data link active or not */
- + if (!(IFX_REG_R32(PCIE_LCTLSTS(pcie_port)) & PCIE_LCTLSTS_DLL_ACTIVE)) {
- + printk(KERN_ERR "%s DLL is not active\n", __func__);
- + return -1;
- + }
- + return 0;
- +}
- +
- +static inline int pcie_app_loigc_setup(int pcie_port)
- +{
- + /* supress ahb bus errrors */
- + IFX_REG_W32(PCIE_AHB_CTRL_BUS_ERROR_SUPPRESS, PCIE_AHB_CTRL(pcie_port));
- +
- + /* Pull PCIe EP out of reset */
- + pcie_device_rst_deassert(pcie_port);
- +
- + /* Start LTSSM training between RC and EP */
- + pcie_ltssm_enable(pcie_port);
- +
- + /* Check PHY status after enabling LTSSM */
- + if (ifx_pcie_wait_phy_link_up(pcie_port) != 0)
- + return -1;
- +
- + return 0;
- +}
- +
- +/*
- + * The numbers below are directly from the PCIe spec table 3-4/5.
- + */
- +static inline void pcie_replay_time_update(int pcie_port)
- +{
- + u32 reg;
- + int nlw;
- + int rtl;
- +
- + reg = IFX_REG_R32(PCIE_LCTLSTS(pcie_port));
- +
- + nlw = MS(reg, PCIE_LCTLSTS_NEGOTIATED_LINK_WIDTH);
- + switch (nlw) {
- + case PCIE_MAX_LENGTH_WIDTH_X1:
- + rtl = 1677;
- + break;
- + case PCIE_MAX_LENGTH_WIDTH_X2:
- + rtl = 867;
- + break;
- + case PCIE_MAX_LENGTH_WIDTH_X4:
- + rtl = 462;
- + break;
- + case PCIE_MAX_LENGTH_WIDTH_X8:
- + rtl = 258;
- + break;
- + default:
- + rtl = 1677;
- + break;
- + }
- + reg = IFX_REG_R32(PCIE_ALTRT(pcie_port));
- + reg &= ~PCIE_ALTRT_REPLAY_TIME_LIMIT;
- + reg |= SM(rtl, PCIE_ALTRT_REPLAY_TIME_LIMIT);
- + IFX_REG_W32(reg, PCIE_ALTRT(pcie_port));
- +}
- +
- +/*
- + * Table 359 Enhanced Configuration Address Mapping1)
- + * 1) This table is defined in Table 7-1, page 341, PCI Express Base Specification v1.1
- + * Memory Address PCI Express Configuration Space
- + * A[(20+n-1):20] Bus Number 1 < n < 8
- + * A[19:15] Device Number
- + * A[14:12] Function Number
- + * A[11:8] Extended Register Number
- + * A[7:2] Register Number
- + * A[1:0] Along with size of the access, used to generate Byte Enables
- + * For VR9, only the address bits [22:0] are mapped to the configuration space:
- + * . Address bits [22:20] select the target bus (1-of-8)1)
- + * . Address bits [19:15] select the target device (1-of-32) on the bus
- + * . Address bits [14:12] select the target function (1-of-8) within the device.
- + * . Address bits [11:2] selects the target dword (1-of-1024) within the selected function.s configuration space
- + * . Address bits [1:0] define the start byte location within the selected dword.
- + */
- +static inline u32 pcie_bus_addr(u8 bus_num, u16 devfn, int where)
- +{
- + u32 addr;
- + u8 bus;
- +
- + if (!bus_num) {
- + /* type 0 */
- + addr = ((PCI_SLOT(devfn) & 0x1F) << 15) | ((PCI_FUNC(devfn) & 0x7) << 12) | ((where & 0xFFF)& ~3);
- + } else {
- + bus = bus_num;
- + /* type 1, only support 8 buses */
- + addr = ((bus & 0x7) << 20) | ((PCI_SLOT(devfn) & 0x1F) << 15) |
- + ((PCI_FUNC(devfn) & 0x7) << 12) | ((where & 0xFFF) & ~3);
- + }
- + return addr;
- +}
- +
- +static int pcie_valid_config(int pcie_port, int bus, int dev)
- +{
- + /* RC itself */
- + if ((bus == 0) && (dev == 0)) {
- + return 1;
- + }
- +
- + /* No physical link */
- + if (!ifx_pcie_link_up(pcie_port)) {
- + return 0;
- + }
- +
- + /* Bus zero only has RC itself
- + * XXX, check if EP will be integrated
- + */
- + if ((bus == 0) && (dev != 0)) {
- + return 0;
- + }
- +
- + /* Maximum 8 buses supported for VRX */
- + if (bus > 9) {
- + return 0;
- + }
- +
- + /*
- + * PCIe is PtP link, one bus only supports only one device
- + * except bus zero and PCIe switch which is virtual bus device
- + * The following two conditions really depends on the system design
- + * and attached the device.
- + * XXX, how about more new switch
- + */
- + if ((bus == 1) && (dev != 0)) {
- + return 0;
- + }
- +
- + if ((bus >= 3) && (dev != 0)) {
- + return 0;
- + }
- + return 1;
- +}
- +
- +static inline u32 ifx_pcie_cfg_rd(int pcie_port, u32 reg)
- +{
- + return IFX_REG_R32((volatile u32 *)(PCIE_CFG_PORT_TO_BASE(pcie_port) + reg));
- +}
- +
- +static inline void ifx_pcie_cfg_wr(int pcie_port, unsigned int reg, u32 val)
- +{
- + IFX_REG_W32( val, (volatile u32 *)(PCIE_CFG_PORT_TO_BASE(pcie_port) + reg));
- +}
- +
- +static inline u32 ifx_pcie_rc_cfg_rd(int pcie_port, u32 reg)
- +{
- + return IFX_REG_R32((volatile u32 *)(PCIE_RC_PORT_TO_BASE(pcie_port) + reg));
- +}
- +
- +static inline void ifx_pcie_rc_cfg_wr(int pcie_port, unsigned int reg, u32 val)
- +{
- + IFX_REG_W32(val, (volatile u32 *)(PCIE_RC_PORT_TO_BASE(pcie_port) + reg));
- +}
- +
- +u32 ifx_pcie_bus_enum_read_hack(int where, u32 value)
- +{
- + u32 tvalue = value;
- +
- + if (where == PCI_PRIMARY_BUS) {
- + u8 primary, secondary, subordinate;
- +
- + primary = tvalue & 0xFF;
- + secondary = (tvalue >> 8) & 0xFF;
- + subordinate = (tvalue >> 16) & 0xFF;
- + primary += pcibios_1st_host_bus_nr();
- + secondary += pcibios_1st_host_bus_nr();
- + subordinate += pcibios_1st_host_bus_nr();
- + tvalue = (tvalue & 0xFF000000) | (u32)primary | (u32)(secondary << 8) | (u32)(subordinate << 16);
- + }
- + return tvalue;
- +}
- +
- +u32 ifx_pcie_bus_enum_write_hack(int where, u32 value)
- +{
- + u32 tvalue = value;
- +
- + if (where == PCI_PRIMARY_BUS) {
- + u8 primary, secondary, subordinate;
- +
- + primary = tvalue & 0xFF;
- + secondary = (tvalue >> 8) & 0xFF;
- + subordinate = (tvalue >> 16) & 0xFF;
- + if (primary > 0 && primary != 0xFF) {
- + primary -= pcibios_1st_host_bus_nr();
- + }
- +
- + if (secondary > 0 && secondary != 0xFF) {
- + secondary -= pcibios_1st_host_bus_nr();
- + }
- + if (subordinate > 0 && subordinate != 0xFF) {
- + subordinate -= pcibios_1st_host_bus_nr();
- + }
- + tvalue = (tvalue & 0xFF000000) | (u32)primary | (u32)(secondary << 8) | (u32)(subordinate << 16);
- + }
- + else if (where == PCI_SUBORDINATE_BUS) {
- + u8 subordinate = tvalue & 0xFF;
- +
- + subordinate = subordinate > 0 ? subordinate - pcibios_1st_host_bus_nr() : 0;
- + tvalue = subordinate;
- + }
- + return tvalue;
- +}
- +
- +static int ifx_pcie_read_config(struct pci_bus *bus, u32 devfn,
- + int where, int size, u32 *value)
- +{
- + u32 data = 0;
- + int bus_number = bus->number;
- + static const u32 mask[8] = {0, 0xff, 0xffff, 0, 0xffffffff, 0, 0, 0};
- + int ret = PCIBIOS_SUCCESSFUL;
- + struct ifx_pci_controller *ctrl = bus->sysdata;
- + int pcie_port = ctrl->port;
- +
- + if (unlikely(size != 1 && size != 2 && size != 4)){
- + ret = PCIBIOS_BAD_REGISTER_NUMBER;
- + goto out;
- + }
- +
- + /* Make sure the address is aligned to natural boundary */
- + if (unlikely(((size - 1) & where))) {
- + ret = PCIBIOS_BAD_REGISTER_NUMBER;
- + goto out;
- + }
- +
- + /*
- + * If we are second controller, we have to cheat OS so that it assume
- + * its bus number starts from 0 in host controller
- + */
- + bus_number = ifx_pcie_bus_nr_deduct(bus_number, pcie_port);
- +
- + /*
- + * We need to force the bus number to be zero on the root
- + * bus. Linux numbers the 2nd root bus to start after all
- + * busses on root 0.
- + */
- + if (bus->parent == NULL) {
- + bus_number = 0;
- + }
- +
- + /*
- + * PCIe only has a single device connected to it. It is
- + * always device ID 0. Don't bother doing reads for other
- + * device IDs on the first segment.
- + */
- + if ((bus_number == 0) && (PCI_SLOT(devfn) != 0)) {
- + ret = PCIBIOS_FUNC_NOT_SUPPORTED;
- + goto out;
- + }
- +
- + if (pcie_valid_config(pcie_port, bus_number, PCI_SLOT(devfn)) == 0) {
- + *value = 0xffffffff;
- + ret = PCIBIOS_DEVICE_NOT_FOUND;
- + goto out;
- + }
- +
- + PCIE_IRQ_LOCK(ifx_pcie_lock);
- + if (bus_number == 0) { /* RC itself */
- + u32 t;
- +
- + t = (where & ~3);
- + data = ifx_pcie_rc_cfg_rd(pcie_port, t);
- + } else {
- + u32 addr = pcie_bus_addr(bus_number, devfn, where);
- +
- + data = ifx_pcie_cfg_rd(pcie_port, addr);
- + #ifdef CONFIG_IFX_PCIE_HW_SWAP
- + data = le32_to_cpu(data);
- + #endif /* CONFIG_IFX_PCIE_HW_SWAP */
- + }
- + /* To get a correct PCI topology, we have to restore the bus number to OS */
- + data = ifx_pcie_bus_enum_hack(bus, devfn, where, data, pcie_port, 1);
- +
- + PCIE_IRQ_UNLOCK(ifx_pcie_lock);
- +
- + *value = (data >> (8 * (where & 3))) & mask[size & 7];
- +out:
- + return ret;
- +}
- +
- +static u32 ifx_pcie_size_to_value(int where, int size, u32 data, u32 value)
- +{
- + u32 shift;
- + u32 tdata = data;
- +
- + switch (size) {
- + case 1:
- + shift = (where & 0x3) << 3;
- + tdata &= ~(0xffU << shift);
- + tdata |= ((value & 0xffU) << shift);
- + break;
- + case 2:
- + shift = (where & 3) << 3;
- + tdata &= ~(0xffffU << shift);
- + tdata |= ((value & 0xffffU) << shift);
- + break;
- + case 4:
- + tdata = value;
- + break;
- + }
- + return tdata;
- +}
- +
- +static int ifx_pcie_write_config(struct pci_bus *bus, u32 devfn,
- + int where, int size, u32 value)
- +{
- + int bus_number = bus->number;
- + int ret = PCIBIOS_SUCCESSFUL;
- + struct ifx_pci_controller *ctrl = bus->sysdata;
- + int pcie_port = ctrl->port;
- + u32 tvalue = value;
- + u32 data;
- +
- + /* Make sure the address is aligned to natural boundary */
- + if (unlikely(((size - 1) & where))) {
- + ret = PCIBIOS_BAD_REGISTER_NUMBER;
- + goto out;
- + }
- + /*
- + * If we are second controller, we have to cheat OS so that it assume
- + * its bus number starts from 0 in host controller
- + */
- + bus_number = ifx_pcie_bus_nr_deduct(bus_number, pcie_port);
- +
- + /*
- + * We need to force the bus number to be zero on the root
- + * bus. Linux numbers the 2nd root bus to start after all
- + * busses on root 0.
- + */
- + if (bus->parent == NULL) {
- + bus_number = 0;
- + }
- +
- + if (pcie_valid_config(pcie_port, bus_number, PCI_SLOT(devfn)) == 0) {
- + ret = PCIBIOS_DEVICE_NOT_FOUND;
- + goto out;
- + }
- +
- + /* XXX, some PCIe device may need some delay */
- + PCIE_IRQ_LOCK(ifx_pcie_lock);
- +
- + /*
- + * To configure the correct bus topology using native way, we have to cheat Os so that
- + * it can configure the PCIe hardware correctly.
- + */
- + tvalue = ifx_pcie_bus_enum_hack(bus, devfn, where, value, pcie_port, 0);
- +
- + if (bus_number == 0) { /* RC itself */
- + u32 t;
- +
- + t = (where & ~3);
- + data = ifx_pcie_rc_cfg_rd(pcie_port, t);
- +
- + data = ifx_pcie_size_to_value(where, size, data, tvalue);
- +
- + ifx_pcie_rc_cfg_wr(pcie_port, t, data);
- + } else {
- + u32 addr = pcie_bus_addr(bus_number, devfn, where);
- +
- + data = ifx_pcie_cfg_rd(pcie_port, addr);
- +#ifdef CONFIG_IFX_PCIE_HW_SWAP
- + data = le32_to_cpu(data);
- +#endif
- +
- + data = ifx_pcie_size_to_value(where, size, data, tvalue);
- +#ifdef CONFIG_IFX_PCIE_HW_SWAP
- + data = cpu_to_le32(data);
- +#endif
- + ifx_pcie_cfg_wr(pcie_port, addr, data);
- + }
- + PCIE_IRQ_UNLOCK(ifx_pcie_lock);
- +out:
- + return ret;
- +}
- +
- +static struct resource ifx_pcie_io_resource = {
- + .name = "PCIe0 I/O space",
- + .start = PCIE_IO_PHY_BASE,
- + .end = PCIE_IO_PHY_END,
- + .flags = IORESOURCE_IO,
- +};
- +
- +static struct resource ifx_pcie_mem_resource = {
- + .name = "PCIe0 Memory space",
- + .start = PCIE_MEM_PHY_BASE,
- + .end = PCIE_MEM_PHY_END,
- + .flags = IORESOURCE_MEM,
- +};
- +
- +static struct pci_ops ifx_pcie_ops = {
- + .read = ifx_pcie_read_config,
- + .write = ifx_pcie_write_config,
- +};
- +
- +static struct ifx_pci_controller ifx_pcie_controller[IFX_PCIE_CORE_NR] = {
- + {
- + .pcic = {
- + .pci_ops = &ifx_pcie_ops,
- + .mem_resource = &ifx_pcie_mem_resource,
- + .io_resource = &ifx_pcie_io_resource,
- + },
- + .port = IFX_PCIE_PORT0,
- + },
- +};
- +
- +#ifdef IFX_PCIE_ERROR_INT
- +
- +static irqreturn_t pcie_rc_core_isr(int irq, void *dev_id)
- +{
- + struct ifx_pci_controller *ctrl = (struct ifx_pci_controller *)dev_id;
- + int pcie_port = ctrl->port;
- + u32 reg;
- +
- + pr_debug("PCIe RC error intr %d\n", irq);
- + reg = IFX_REG_R32(PCIE_IRNCR(pcie_port));
- + reg &= PCIE_RC_CORE_COMBINED_INT;
- + IFX_REG_W32(reg, PCIE_IRNCR(pcie_port));
- +
- + return IRQ_HANDLED;
- +}
- +
- +static int
- +pcie_rc_core_int_init(int pcie_port)
- +{
- + int ret;
- +
- + /* Enable core interrupt */
- + IFX_REG_SET_BIT(PCIE_RC_CORE_COMBINED_INT, PCIE_IRNEN(pcie_port));
- +
- + /* Clear it first */
- + IFX_REG_SET_BIT(PCIE_RC_CORE_COMBINED_INT, PCIE_IRNCR(pcie_port));
- + ret = request_irq(pcie_irqs[pcie_port].ir_irq.irq, pcie_rc_core_isr, 0,
- + pcie_irqs[pcie_port].ir_irq.name, &ifx_pcie_controller[pcie_port]);
- + if (ret)
- + printk(KERN_ERR "%s request irq %d failed\n", __func__, IFX_PCIE_IR);
- +
- + return ret;
- +}
- +#endif
- +
- +int ifx_pcie_bios_map_irq(IFX_PCI_CONST struct pci_dev *dev, u8 slot, u8 pin)
- +{
- + u32 irq_bit = 0;
- + int irq = 0;
- + struct ifx_pci_controller *ctrl = dev->bus->sysdata;
- + int pcie_port = ctrl->port;
- +
- + printk("%s port %d dev %s slot %d pin %d \n", __func__, pcie_port, pci_name(dev), slot, pin);
- +
- + if ((pin == PCIE_LEGACY_DISABLE) || (pin > PCIE_LEGACY_INT_MAX)) {
- + printk(KERN_WARNING "WARNING: dev %s: invalid interrupt pin %d\n", pci_name(dev), pin);
- + return -1;
- + }
- +
- + /* Pin index so minus one */
- + irq_bit = pcie_irqs[pcie_port].legacy_irq[pin - 1].irq_bit;
- + irq = pcie_irqs[pcie_port].legacy_irq[pin - 1].irq;
- + IFX_REG_SET_BIT(irq_bit, PCIE_IRNEN(pcie_port));
- + IFX_REG_SET_BIT(irq_bit, PCIE_IRNCR(pcie_port));
- + printk("%s dev %s irq %d assigned\n", __func__, pci_name(dev), irq);
- + return irq;
- +}
- +
- +int ifx_pcie_bios_plat_dev_init(struct pci_dev *dev)
- +{
- + u16 config;
- +#ifdef IFX_PCIE_ERROR_INT
- + u32 dconfig;
- + int pos;
- +#endif
- +
- + /* Enable reporting System errors and parity errors on all devices */
- + /* Enable parity checking and error reporting */
- + pci_read_config_word(dev, PCI_COMMAND, &config);
- + config |= PCI_COMMAND_PARITY | PCI_COMMAND_SERR /*| PCI_COMMAND_INVALIDATE |
- + PCI_COMMAND_FAST_BACK*/;
- + pci_write_config_word(dev, PCI_COMMAND, config);
- +
- + if (dev->subordinate) {
- + /* Set latency timers on sub bridges */
- + pci_write_config_byte(dev, PCI_SEC_LATENCY_TIMER, 0x40); /* XXX, */
- + /* More bridge error detection */
- + pci_read_config_word(dev, PCI_BRIDGE_CONTROL, &config);
- + config |= PCI_BRIDGE_CTL_PARITY | PCI_BRIDGE_CTL_SERR;
- + pci_write_config_word(dev, PCI_BRIDGE_CONTROL, config);
- + }
- +#ifdef IFX_PCIE_ERROR_INT
- + /* Enable the PCIe normal error reporting */
- + pos = pci_find_capability(dev, PCI_CAP_ID_EXP);
- + if (pos) {
- +
- + /* Disable system error generation in response to error messages */
- + pci_read_config_word(dev, pos + PCI_EXP_RTCTL, &config);
- + config &= ~(PCI_EXP_RTCTL_SECEE | PCI_EXP_RTCTL_SENFEE | PCI_EXP_RTCTL_SEFEE);
- + pci_write_config_word(dev, pos + PCI_EXP_RTCTL, config);
- +
- + /* Clear PCIE Capability's Device Status */
- + pci_read_config_word(dev, pos + PCI_EXP_DEVSTA, &config);
- + pci_write_config_word(dev, pos + PCI_EXP_DEVSTA, config);
- +
- + /* Update Device Control */
- + pci_read_config_word(dev, pos + PCI_EXP_DEVCTL, &config);
- + /* Correctable Error Reporting */
- + config |= PCI_EXP_DEVCTL_CERE;
- + /* Non-Fatal Error Reporting */
- + config |= PCI_EXP_DEVCTL_NFERE;
- + /* Fatal Error Reporting */
- + config |= PCI_EXP_DEVCTL_FERE;
- + /* Unsupported Request */
- + config |= PCI_EXP_DEVCTL_URRE;
- + pci_write_config_word(dev, pos + PCI_EXP_DEVCTL, config);
- + }
- +
- + /* Find the Advanced Error Reporting capability */
- + pos = pci_find_ext_capability(dev, PCI_EXT_CAP_ID_ERR);
- + if (pos) {
- + /* Clear Uncorrectable Error Status */
- + pci_read_config_dword(dev, pos + PCI_ERR_UNCOR_STATUS, &dconfig);
- + pci_write_config_dword(dev, pos + PCI_ERR_UNCOR_STATUS, dconfig);
- + /* Enable reporting of all uncorrectable errors */
- + /* Uncorrectable Error Mask - turned on bits disable errors */
- + pci_write_config_dword(dev, pos + PCI_ERR_UNCOR_MASK, 0);
- + /*
- + * Leave severity at HW default. This only controls if
- + * errors are reported as uncorrectable or
- + * correctable, not if the error is reported.
- + */
- + /* PCI_ERR_UNCOR_SEVER - Uncorrectable Error Severity */
- + /* Clear Correctable Error Status */
- + pci_read_config_dword(dev, pos + PCI_ERR_COR_STATUS, &dconfig);
- + pci_write_config_dword(dev, pos + PCI_ERR_COR_STATUS, dconfig);
- + /* Enable reporting of all correctable errors */
- + /* Correctable Error Mask - turned on bits disable errors */
- + pci_write_config_dword(dev, pos + PCI_ERR_COR_MASK, 0);
- + /* Advanced Error Capabilities */
- + pci_read_config_dword(dev, pos + PCI_ERR_CAP, &dconfig);
- + /* ECRC Generation Enable */
- + if (dconfig & PCI_ERR_CAP_ECRC_GENC) {
- + dconfig |= PCI_ERR_CAP_ECRC_GENE;
- + }
- + /* ECRC Check Enable */
- + if (dconfig & PCI_ERR_CAP_ECRC_CHKC) {
- + dconfig |= PCI_ERR_CAP_ECRC_CHKE;
- + }
- + pci_write_config_dword(dev, pos + PCI_ERR_CAP, dconfig);
- +
- + /* PCI_ERR_HEADER_LOG - Header Log Register (16 bytes) */
- + /* Enable Root Port's interrupt in response to error messages */
- + pci_write_config_dword(dev, pos + PCI_ERR_ROOT_COMMAND,
- + PCI_ERR_ROOT_CMD_COR_EN |
- + PCI_ERR_ROOT_CMD_NONFATAL_EN |
- + PCI_ERR_ROOT_CMD_FATAL_EN);
- + /* Clear the Root status register */
- + pci_read_config_dword(dev, pos + PCI_ERR_ROOT_STATUS, &dconfig);
- + pci_write_config_dword(dev, pos + PCI_ERR_ROOT_STATUS, dconfig);
- + }
- +#endif /* IFX_PCIE_ERROR_INT */
- + /* WAR, only 128 MRRS is supported, force all EPs to support this value */
- + pcie_set_readrq(dev, 128);
- + return 0;
- +}
- +
- +static int
- +pcie_rc_initialize(int pcie_port)
- +{
- + int i;
- +#define IFX_PCIE_PHY_LOOP_CNT 5
- +
- + pcie_rcu_endian_setup(pcie_port);
- +
- + pcie_ep_gpio_rst_init(pcie_port);
- +
- + /*
- + * XXX, PCIe elastic buffer bug will cause not to be detected. One more
- + * reset PCIe PHY will solve this issue
- + */
- + for (i = 0; i < IFX_PCIE_PHY_LOOP_CNT; i++) {
- + /* Disable PCIe PHY Analog part for sanity check */
- + pcie_phy_pmu_disable(pcie_port);
- +
- + pcie_phy_rst_assert(pcie_port);
- + pcie_phy_rst_deassert(pcie_port);
- +
- + /* Make sure PHY PLL is stable */
- + udelay(20);
- +
- + /* PCIe Core reset enabled, low active, sw programmed */
- + pcie_core_rst_assert(pcie_port);
- +
- + /* Put PCIe EP in reset status */
- + pcie_device_rst_assert(pcie_port);
- +
- + /* PCI PHY & Core reset disabled, high active, sw programmed */
- + pcie_core_rst_deassert(pcie_port);
- +
- + /* Already in a quiet state, program PLL, enable PHY, check ready bit */
- + pcie_phy_clock_mode_setup(pcie_port);
- +
- + /* Enable PCIe PHY and Clock */
- + pcie_core_pmu_setup(pcie_port);
- +
- + /* Clear status registers */
- + pcie_status_register_clear(pcie_port);
- +
- +#ifdef CONFIG_PCI_MSI
- + pcie_msi_init(pcie_port);
- +#endif /* CONFIG_PCI_MSI */
- + pcie_rc_cfg_reg_setup(pcie_port);
- +
- + /* Once link is up, break out */
- + if (pcie_app_loigc_setup(pcie_port) == 0)
- + break;
- + }
- + if (i >= IFX_PCIE_PHY_LOOP_CNT) {
- + printk(KERN_ERR "%s link up failed!!!!!\n", __func__);
- + return -EIO;
- + }
- + /* NB, don't increase ACK/NACK timer timeout value, which will cause a lot of COR errors */
- + pcie_replay_time_update(pcie_port);
- + return 0;
- +}
- +
- +static int __init ifx_pcie_bios_init(void)
- +{
- + void __iomem *io_map_base;
- + int pcie_port;
- + int startup_port;
- +
- + /* Enable AHB Master/ Slave */
- + pcie_ahb_pmu_setup();
- +
- + startup_port = IFX_PCIE_PORT0;
- +
- + for (pcie_port = startup_port; pcie_port < IFX_PCIE_CORE_NR; pcie_port++){
- + if (pcie_rc_initialize(pcie_port) == 0) {
- + IFX_PCIE_PRINT(PCIE_MSG_INIT, "%s: ifx_pcie_cfg_base 0x%p\n",
- + __func__, PCIE_CFG_PORT_TO_BASE(pcie_port));
- + /* Otherwise, warning will pop up */
- + io_map_base = ioremap(PCIE_IO_PHY_PORT_TO_BASE(pcie_port), PCIE_IO_SIZE);
- + if (io_map_base == NULL) {
- + IFX_PCIE_PRINT(PCIE_MSG_ERR, "%s io space ioremap failed\n", __func__);
- + return -ENOMEM;
- + }
- + ifx_pcie_controller[pcie_port].pcic.io_map_base = (unsigned long)io_map_base;
- +
- + register_pci_controller(&ifx_pcie_controller[pcie_port].pcic);
- + /* XXX, clear error status */
- +
- + IFX_PCIE_PRINT(PCIE_MSG_INIT, "%s: mem_resource 0x%p, io_resource 0x%p\n",
- + __func__, &ifx_pcie_controller[pcie_port].pcic.mem_resource,
- + &ifx_pcie_controller[pcie_port].pcic.io_resource);
- +
- + #ifdef IFX_PCIE_ERROR_INT
- + pcie_rc_core_int_init(pcie_port);
- + #endif /* IFX_PCIE_ERROR_INT */
- + }
- + }
- +
- + return 0;
- +}
- +arch_initcall(ifx_pcie_bios_init);
- +
- +MODULE_LICENSE("GPL");
- +MODULE_AUTHOR("Chuanhua.Lei@infineon.com");
- +MODULE_SUPPORTED_DEVICE("Infineon builtin PCIe RC module");
- +MODULE_DESCRIPTION("Infineon builtin PCIe RC driver");
- +
- --- /dev/null
- +++ b/arch/mips/pci/ifxmips_pcie.h
- @@ -0,0 +1,135 @@
- +/******************************************************************************
- +**
- +** FILE NAME : ifxmips_pcie.h
- +** PROJECT : IFX UEIP for VRX200
- +** MODULES : PCIe module
- +**
- +** DATE : 02 Mar 2009
- +** AUTHOR : Lei Chuanhua
- +** DESCRIPTION : PCIe Root Complex Driver
- +** COPYRIGHT : Copyright (c) 2009
- +** Infineon Technologies AG
- +** Am Campeon 1-12, 85579 Neubiberg, Germany
- +**
- +** This program is free software; you can redistribute it and/or modify
- +** it under the terms of the GNU General Public License as published by
- +** the Free Software Foundation; either version 2 of the License, or
- +** (at your option) any later version.
- +** HISTORY
- +** $Version $Date $Author $Comment
- +** 0.0.1 17 Mar,2009 Lei Chuanhua Initial version
- +*******************************************************************************/
- +#ifndef IFXMIPS_PCIE_H
- +#define IFXMIPS_PCIE_H
- +#include <linux/version.h>
- +#include <linux/types.h>
- +#include <linux/pci.h>
- +#include <linux/interrupt.h>
- +#include "ifxmips_pci_common.h"
- +#include "ifxmips_pcie_reg.h"
- +
- +/*!
- + \defgroup IFX_PCIE PCI Express bus driver module
- + \brief PCI Express IP module support VRX200
- +*/
- +
- +/*!
- + \defgroup IFX_PCIE_OS OS APIs
- + \ingroup IFX_PCIE
- + \brief PCIe bus driver OS interface functions
- +*/
- +
- +/*!
- + \file ifxmips_pcie.h
- + \ingroup IFX_PCIE
- + \brief header file for PCIe module common header file
- +*/
- +#define PCIE_IRQ_LOCK(lock) do { \
- + unsigned long flags; \
- + spin_lock_irqsave(&(lock), flags);
- +#define PCIE_IRQ_UNLOCK(lock) \
- + spin_unlock_irqrestore(&(lock), flags); \
- +} while (0)
- +
- +#if LINUX_VERSION_CODE < KERNEL_VERSION(2,6,18)
- +#define IRQF_SHARED SA_SHIRQ
- +#endif
- +
- +#define PCIE_MSG_MSI 0x00000001
- +#define PCIE_MSG_ISR 0x00000002
- +#define PCIE_MSG_FIXUP 0x00000004
- +#define PCIE_MSG_READ_CFG 0x00000008
- +#define PCIE_MSG_WRITE_CFG 0x00000010
- +#define PCIE_MSG_CFG (PCIE_MSG_READ_CFG | PCIE_MSG_WRITE_CFG)
- +#define PCIE_MSG_REG 0x00000020
- +#define PCIE_MSG_INIT 0x00000040
- +#define PCIE_MSG_ERR 0x00000080
- +#define PCIE_MSG_PHY 0x00000100
- +#define PCIE_MSG_ANY 0x000001ff
- +
- +#define IFX_PCIE_PORT0 0
- +#define IFX_PCIE_PORT1 1
- +
- +#ifdef CONFIG_IFX_PCIE_2ND_CORE
- +#define IFX_PCIE_CORE_NR 2
- +#else
- +#define IFX_PCIE_CORE_NR 1
- +#endif
- +
- +#define IFX_PCIE_ERROR_INT
- +
- +//#define IFX_PCIE_DBG
- +
- +#if defined(IFX_PCIE_DBG)
- +#define IFX_PCIE_PRINT(_m, _fmt, args...) do { \
- + ifx_pcie_debug((_fmt), ##args); \
- +} while (0)
- +
- +#define INLINE
- +#else
- +#define IFX_PCIE_PRINT(_m, _fmt, args...) \
- + do {} while(0)
- +#define INLINE inline
- +#endif
- +
- +struct ifx_pci_controller {
- + struct pci_controller pcic;
- +
- + /* RC specific, per host bus information */
- + u32 port; /* Port index, 0 -- 1st core, 1 -- 2nd core */
- +};
- +
- +typedef struct ifx_pcie_ir_irq {
- + const unsigned int irq;
- + const char name[16];
- +}ifx_pcie_ir_irq_t;
- +
- +typedef struct ifx_pcie_legacy_irq{
- + const u32 irq_bit;
- + const int irq;
- +}ifx_pcie_legacy_irq_t;
- +
- +typedef struct ifx_pcie_irq {
- + ifx_pcie_ir_irq_t ir_irq;
- + ifx_pcie_legacy_irq_t legacy_irq[PCIE_LEGACY_INT_MAX];
- +}ifx_pcie_irq_t;
- +
- +extern u32 g_pcie_debug_flag;
- +extern void ifx_pcie_debug(const char *fmt, ...);
- +extern void pcie_phy_clock_mode_setup(int pcie_port);
- +extern void pcie_msi_pic_init(int pcie_port);
- +extern u32 ifx_pcie_bus_enum_read_hack(int where, u32 value);
- +extern u32 ifx_pcie_bus_enum_write_hack(int where, u32 value);
- +
- +#define CONFIG_VR9
- +
- +#ifdef CONFIG_VR9
- +#include "ifxmips_pcie_vr9.h"
- +#elif defined (CONFIG_AR10)
- +#include "ifxmips_pcie_ar10.h"
- +#else
- +#error "PCIE: platform not defined"
- +#endif /* CONFIG_VR9 */
- +
- +#endif /* IFXMIPS_PCIE_H */
- +
- --- /dev/null
- +++ b/arch/mips/pci/ifxmips_pcie_ar10.h
- @@ -0,0 +1,290 @@
- +/****************************************************************************
- + Copyright (c) 2010
- + Lantiq Deutschland GmbH
- + Am Campeon 3; 85579 Neubiberg, Germany
- +
- + For licensing information, see the file 'LICENSE' in the root folder of
- + this software module.
- +
- + *****************************************************************************/
- +/*!
- + \file ifxmips_pcie_ar10.h
- + \ingroup IFX_PCIE
- + \brief PCIe RC driver ar10 specific file
- +*/
- +
- +#ifndef IFXMIPS_PCIE_AR10_H
- +#define IFXMIPS_PCIE_AR10_H
- +#ifndef AUTOCONF_INCLUDED
- +#include <linux/config.h>
- +#endif /* AUTOCONF_INCLUDED */
- +#include <linux/types.h>
- +#include <linux/delay.h>
- +
- +/* Project header file */
- +#include <asm/ifx/ifx_types.h>
- +#include <asm/ifx/ifx_pmu.h>
- +#include <asm/ifx/ifx_gpio.h>
- +#include <asm/ifx/ifx_ebu_led.h>
- +
- +static inline void pcie_ep_gpio_rst_init(int pcie_port)
- +{
- + ifx_ebu_led_enable();
- + if (pcie_port == 0) {
- + ifx_ebu_led_set_data(11, 1);
- + }
- + else {
- + ifx_ebu_led_set_data(12, 1);
- + }
- +}
- +
- +static inline void pcie_ahb_pmu_setup(void)
- +{
- + /* XXX, moved to CGU to control AHBM */
- +}
- +
- +static inline void pcie_rcu_endian_setup(int pcie_port)
- +{
- + u32 reg;
- +
- + reg = IFX_REG_R32(IFX_RCU_AHB_ENDIAN);
- + /* Inbound, big endian */
- + reg |= IFX_RCU_BE_AHB4S;
- + if (pcie_port == 0) {
- + reg |= IFX_RCU_BE_PCIE0M;
- +
- + #ifdef CONFIG_IFX_PCIE_HW_SWAP
- + /* Outbound, software swap needed */
- + reg |= IFX_RCU_BE_AHB3M;
- + reg &= ~IFX_RCU_BE_PCIE0S;
- + #else
- + /* Outbound little endian */
- + reg &= ~IFX_RCU_BE_AHB3M;
- + reg &= ~IFX_RCU_BE_PCIE0S;
- + #endif
- + }
- + else {
- + reg |= IFX_RCU_BE_PCIE1M;
- + #ifdef CONFIG_IFX_PCIE1_HW_SWAP
- + /* Outbound, software swap needed */
- + reg |= IFX_RCU_BE_AHB3M;
- + reg &= ~IFX_RCU_BE_PCIE1S;
- + #else
- + /* Outbound little endian */
- + reg &= ~IFX_RCU_BE_AHB3M;
- + reg &= ~IFX_RCU_BE_PCIE1S;
- + #endif
- + }
- +
- + IFX_REG_W32(reg, IFX_RCU_AHB_ENDIAN);
- + IFX_PCIE_PRINT(PCIE_MSG_REG, "%s IFX_RCU_AHB_ENDIAN: 0x%08x\n", __func__, IFX_REG_R32(IFX_RCU_AHB_ENDIAN));
- +}
- +
- +static inline void pcie_phy_pmu_enable(int pcie_port)
- +{
- + if (pcie_port == 0) { /* XXX, should use macro*/
- + PCIE0_PHY_PMU_SETUP(IFX_PMU_ENABLE);
- + }
- + else {
- + PCIE1_PHY_PMU_SETUP(IFX_PMU_ENABLE);
- + }
- +}
- +
- +static inline void pcie_phy_pmu_disable(int pcie_port)
- +{
- + if (pcie_port == 0) { /* XXX, should use macro*/
- + PCIE0_PHY_PMU_SETUP(IFX_PMU_DISABLE);
- + }
- + else {
- + PCIE1_PHY_PMU_SETUP(IFX_PMU_DISABLE);
- + }
- +}
- +
- +static inline void pcie_pdi_big_endian(int pcie_port)
- +{
- + u32 reg;
- +
- + reg = IFX_REG_R32(IFX_RCU_AHB_ENDIAN);
- + if (pcie_port == 0) {
- + /* Config AHB->PCIe and PDI endianness */
- + reg |= IFX_RCU_BE_PCIE0_PDI;
- + }
- + else {
- + /* Config AHB->PCIe and PDI endianness */
- + reg |= IFX_RCU_BE_PCIE1_PDI;
- + }
- + IFX_REG_W32(reg, IFX_RCU_AHB_ENDIAN);
- +}
- +
- +static inline void pcie_pdi_pmu_enable(int pcie_port)
- +{
- + if (pcie_port == 0) {
- + /* Enable PDI to access PCIe PHY register */
- + PDI0_PMU_SETUP(IFX_PMU_ENABLE);
- + }
- + else {
- + PDI1_PMU_SETUP(IFX_PMU_ENABLE);
- + }
- +}
- +
- +static inline void pcie_core_rst_assert(int pcie_port)
- +{
- + u32 reg;
- +
- + reg = IFX_REG_R32(IFX_RCU_RST_REQ);
- +
- + /* Reset Core, bit 22 */
- + if (pcie_port == 0) {
- + reg |= 0x00400000;
- + }
- + else {
- + reg |= 0x08000000; /* Bit 27 */
- + }
- + IFX_REG_W32(reg, IFX_RCU_RST_REQ);
- +}
- +
- +static inline void pcie_core_rst_deassert(int pcie_port)
- +{
- + u32 reg;
- +
- + /* Make sure one micro-second delay */
- + udelay(1);
- +
- + reg = IFX_REG_R32(IFX_RCU_RST_REQ);
- + if (pcie_port == 0) {
- + reg &= ~0x00400000; /* bit 22 */
- + }
- + else {
- + reg &= ~0x08000000; /* Bit 27 */
- + }
- + IFX_REG_W32(reg, IFX_RCU_RST_REQ);
- +}
- +
- +static inline void pcie_phy_rst_assert(int pcie_port)
- +{
- + u32 reg;
- +
- + reg = IFX_REG_R32(IFX_RCU_RST_REQ);
- + if (pcie_port == 0) {
- + reg |= 0x00001000; /* Bit 12 */
- + }
- + else {
- + reg |= 0x00002000; /* Bit 13 */
- + }
- + IFX_REG_W32(reg, IFX_RCU_RST_REQ);
- +}
- +
- +static inline void pcie_phy_rst_deassert(int pcie_port)
- +{
- + u32 reg;
- +
- + /* Make sure one micro-second delay */
- + udelay(1);
- +
- + reg = IFX_REG_R32(IFX_RCU_RST_REQ);
- + if (pcie_port == 0) {
- + reg &= ~0x00001000; /* Bit 12 */
- + }
- + else {
- + reg &= ~0x00002000; /* Bit 13 */
- + }
- + IFX_REG_W32(reg, IFX_RCU_RST_REQ);
- +}
- +
- +static inline void pcie_device_rst_assert(int pcie_port)
- +{
- + if (pcie_port == 0) {
- + ifx_ebu_led_set_data(11, 0);
- + }
- + else {
- + ifx_ebu_led_set_data(12, 0);
- + }
- +}
- +
- +static inline void pcie_device_rst_deassert(int pcie_port)
- +{
- + mdelay(100);
- + if (pcie_port == 0) {
- + ifx_ebu_led_set_data(11, 1);
- + }
- + else {
- + ifx_ebu_led_set_data(12, 1);
- + }
- + ifx_ebu_led_disable();
- +}
- +
- +static inline void pcie_core_pmu_setup(int pcie_port)
- +{
- + if (pcie_port == 0) {
- + PCIE0_CTRL_PMU_SETUP(IFX_PMU_ENABLE);
- + }
- + else {
- + PCIE1_CTRL_PMU_SETUP(IFX_PMU_ENABLE);
- + }
- +}
- +
- +static inline void pcie_msi_init(int pcie_port)
- +{
- + pcie_msi_pic_init(pcie_port);
- + if (pcie_port == 0) {
- + MSI0_PMU_SETUP(IFX_PMU_ENABLE);
- + }
- + else {
- + MSI1_PMU_SETUP(IFX_PMU_ENABLE);
- + }
- +}
- +
- +static inline u32
- +ifx_pcie_bus_nr_deduct(u32 bus_number, int pcie_port)
- +{
- + u32 tbus_number = bus_number;
- +
- +#ifdef CONFIG_IFX_PCIE_2ND_CORE
- + if (pcie_port == IFX_PCIE_PORT1) { /* Port 1 must check if there are two cores enabled */
- + if (pcibios_host_nr() > 1) {
- + tbus_number -= pcibios_1st_host_bus_nr();
- + }
- + }
- +#endif /* CONFIG_IFX_PCI */
- + return tbus_number;
- +}
- +
- +static inline u32
- +ifx_pcie_bus_enum_hack(struct pci_bus *bus, u32 devfn, int where, u32 value, int pcie_port, int read)
- +{
- + struct pci_dev *pdev;
- + u32 tvalue = value;
- +
- + /* Sanity check */
- + pdev = pci_get_slot(bus, devfn);
- + if (pdev == NULL) {
- + return tvalue;
- + }
- +
- + /* Only care about PCI bridge */
- + if (pdev->hdr_type != PCI_HEADER_TYPE_BRIDGE) {
- + return tvalue;
- + }
- +
- + if (read) { /* Read hack */
- + #ifdef CONFIG_IFX_PCIE_2ND_CORE
- + if (pcie_port == IFX_PCIE_PORT1) { /* Port 1 must check if there are two cores enabled */
- + if (pcibios_host_nr() > 1) {
- + tvalue = ifx_pcie_bus_enum_read_hack(where, tvalue);
- + }
- + }
- + #endif /* CONFIG_IFX_PCIE_2ND_CORE */
- + }
- + else { /* Write hack */
- + #ifdef CONFIG_IFX_PCIE_2ND_CORE
- + if (pcie_port == IFX_PCIE_PORT1) { /* Port 1 must check if there are two cores enabled */
- + if (pcibios_host_nr() > 1) {
- + tvalue = ifx_pcie_bus_enum_write_hack(where, tvalue);
- + }
- + }
- + #endif
- + }
- + return tvalue;
- +}
- +
- +#endif /* IFXMIPS_PCIE_AR10_H */
- --- /dev/null
- +++ b/arch/mips/pci/ifxmips_pcie_msi.c
- @@ -0,0 +1,392 @@
- +/******************************************************************************
- +**
- +** FILE NAME : ifxmips_pcie_msi.c
- +** PROJECT : IFX UEIP for VRX200
- +** MODULES : PCI MSI sub module
- +**
- +** DATE : 02 Mar 2009
- +** AUTHOR : Lei Chuanhua
- +** DESCRIPTION : PCIe MSI Driver
- +** COPYRIGHT : Copyright (c) 2009
- +** Infineon Technologies AG
- +** Am Campeon 1-12, 85579 Neubiberg, Germany
- +**
- +** This program is free software; you can redistribute it and/or modify
- +** it under the terms of the GNU General Public License as published by
- +** the Free Software Foundation; either version 2 of the License, or
- +** (at your option) any later version.
- +** HISTORY
- +** $Date $Author $Comment
- +** 02 Mar,2009 Lei Chuanhua Initial version
- +*******************************************************************************/
- +/*!
- + \defgroup IFX_PCIE_MSI MSI OS APIs
- + \ingroup IFX_PCIE
- + \brief PCIe bus driver OS interface functions
- +*/
- +
- +/*!
- + \file ifxmips_pcie_msi.c
- + \ingroup IFX_PCIE
- + \brief PCIe MSI OS interface file
- +*/
- +
- +#ifndef AUTOCONF_INCLUDED
- +#include <linux/config.h>
- +#endif /* AUTOCONF_INCLUDED */
- +#include <linux/init.h>
- +#include <linux/sched.h>
- +#include <linux/slab.h>
- +#include <linux/interrupt.h>
- +#include <linux/kernel_stat.h>
- +#include <linux/pci.h>
- +#include <linux/msi.h>
- +#include <linux/module.h>
- +#include <asm/bootinfo.h>
- +#include <asm/irq.h>
- +#include <asm/traps.h>
- +
- +#include <asm/ifx/ifx_types.h>
- +#include <asm/ifx/ifx_regs.h>
- +#include <asm/ifx/common_routines.h>
- +#include <asm/ifx/irq.h>
- +
- +#include "ifxmips_pcie_reg.h"
- +#include "ifxmips_pcie.h"
- +
- +#define IFX_MSI_IRQ_NUM 16
- +
- +enum {
- + IFX_PCIE_MSI_IDX0 = 0,
- + IFX_PCIE_MSI_IDX1,
- + IFX_PCIE_MSI_IDX2,
- + IFX_PCIE_MSI_IDX3,
- +};
- +
- +typedef struct ifx_msi_irq_idx {
- + const int irq;
- + const int idx;
- +}ifx_msi_irq_idx_t;
- +
- +struct ifx_msi_pic {
- + volatile u32 pic_table[IFX_MSI_IRQ_NUM];
- + volatile u32 pic_endian; /* 0x40 */
- +};
- +typedef struct ifx_msi_pic *ifx_msi_pic_t;
- +
- +typedef struct ifx_msi_irq {
- + const volatile ifx_msi_pic_t msi_pic_p;
- + const u32 msi_phy_base;
- + const ifx_msi_irq_idx_t msi_irq_idx[IFX_MSI_IRQ_NUM];
- + /*
- + * Each bit in msi_free_irq_bitmask represents a MSI interrupt that is
- + * in use.
- + */
- + u16 msi_free_irq_bitmask;
- +
- + /*
- + * Each bit in msi_multiple_irq_bitmask tells that the device using
- + * this bit in msi_free_irq_bitmask is also using the next bit. This
- + * is used so we can disable all of the MSI interrupts when a device
- + * uses multiple.
- + */
- + u16 msi_multiple_irq_bitmask;
- +}ifx_msi_irq_t;
- +
- +static ifx_msi_irq_t msi_irqs[IFX_PCIE_CORE_NR] = {
- + {
- + .msi_pic_p = (const volatile ifx_msi_pic_t)IFX_MSI_PIC_REG_BASE,
- + .msi_phy_base = PCIE_MSI_PHY_BASE,
- + .msi_irq_idx = {
- + {IFX_PCIE_MSI_IR0, IFX_PCIE_MSI_IDX0}, {IFX_PCIE_MSI_IR1, IFX_PCIE_MSI_IDX1},
- + {IFX_PCIE_MSI_IR2, IFX_PCIE_MSI_IDX2}, {IFX_PCIE_MSI_IR3, IFX_PCIE_MSI_IDX3},
- + {IFX_PCIE_MSI_IR0, IFX_PCIE_MSI_IDX0}, {IFX_PCIE_MSI_IR1, IFX_PCIE_MSI_IDX1},
- + {IFX_PCIE_MSI_IR2, IFX_PCIE_MSI_IDX2}, {IFX_PCIE_MSI_IR3, IFX_PCIE_MSI_IDX3},
- + {IFX_PCIE_MSI_IR0, IFX_PCIE_MSI_IDX0}, {IFX_PCIE_MSI_IR1, IFX_PCIE_MSI_IDX1},
- + {IFX_PCIE_MSI_IR2, IFX_PCIE_MSI_IDX2}, {IFX_PCIE_MSI_IR3, IFX_PCIE_MSI_IDX3},
- + {IFX_PCIE_MSI_IR0, IFX_PCIE_MSI_IDX0}, {IFX_PCIE_MSI_IR1, IFX_PCIE_MSI_IDX1},
- + {IFX_PCIE_MSI_IR2, IFX_PCIE_MSI_IDX2}, {IFX_PCIE_MSI_IR3, IFX_PCIE_MSI_IDX3},
- + },
- + .msi_free_irq_bitmask = 0,
- + .msi_multiple_irq_bitmask= 0,
- + },
- +#ifdef CONFIG_IFX_PCIE_2ND_CORE
- + {
- + .msi_pic_p = (const volatile ifx_msi_pic_t)IFX_MSI1_PIC_REG_BASE,
- + .msi_phy_base = PCIE1_MSI_PHY_BASE,
- + .msi_irq_idx = {
- + {IFX_PCIE1_MSI_IR0, IFX_PCIE_MSI_IDX0}, {IFX_PCIE1_MSI_IR1, IFX_PCIE_MSI_IDX1},
- + {IFX_PCIE1_MSI_IR2, IFX_PCIE_MSI_IDX2}, {IFX_PCIE1_MSI_IR3, IFX_PCIE_MSI_IDX3},
- + {IFX_PCIE1_MSI_IR0, IFX_PCIE_MSI_IDX0}, {IFX_PCIE1_MSI_IR1, IFX_PCIE_MSI_IDX1},
- + {IFX_PCIE1_MSI_IR2, IFX_PCIE_MSI_IDX2}, {IFX_PCIE1_MSI_IR3, IFX_PCIE_MSI_IDX3},
- + {IFX_PCIE1_MSI_IR0, IFX_PCIE_MSI_IDX0}, {IFX_PCIE1_MSI_IR1, IFX_PCIE_MSI_IDX1},
- + {IFX_PCIE1_MSI_IR2, IFX_PCIE_MSI_IDX2}, {IFX_PCIE1_MSI_IR3, IFX_PCIE_MSI_IDX3},
- + {IFX_PCIE1_MSI_IR0, IFX_PCIE_MSI_IDX0}, {IFX_PCIE1_MSI_IR1, IFX_PCIE_MSI_IDX1},
- + {IFX_PCIE1_MSI_IR2, IFX_PCIE_MSI_IDX2}, {IFX_PCIE1_MSI_IR3, IFX_PCIE_MSI_IDX3},
- + },
- + .msi_free_irq_bitmask = 0,
- + .msi_multiple_irq_bitmask= 0,
- +
- + },
- +#endif /* CONFIG_IFX_PCIE_2ND_CORE */
- +};
- +
- +/*
- + * This lock controls updates to msi_free_irq_bitmask,
- + * msi_multiple_irq_bitmask and pic register settting
- + */
- +static DEFINE_SPINLOCK(ifx_pcie_msi_lock);
- +
- +void pcie_msi_pic_init(int pcie_port)
- +{
- + spin_lock(&ifx_pcie_msi_lock);
- + msi_irqs[pcie_port].msi_pic_p->pic_endian = IFX_MSI_PIC_BIG_ENDIAN;
- + spin_unlock(&ifx_pcie_msi_lock);
- +}
- +
- +/**
- + * \fn int arch_setup_msi_irq(struct pci_dev *pdev, struct msi_desc *desc)
- + * \brief Called when a driver request MSI interrupts instead of the
- + * legacy INT A-D. This routine will allocate multiple interrupts
- + * for MSI devices that support them. A device can override this by
- + * programming the MSI control bits [6:4] before calling
- + * pci_enable_msi().
- + *
- + * \param[in] pdev Device requesting MSI interrupts
- + * \param[in] desc MSI descriptor
- + *
- + * \return -EINVAL Invalid pcie root port or invalid msi bit
- + * \return 0 OK
- + * \ingroup IFX_PCIE_MSI
- + */
- +int
- +arch_setup_msi_irq(struct pci_dev *pdev, struct msi_desc *desc)
- +{
- + int irq, pos;
- + u16 control;
- + int irq_idx;
- + int irq_step;
- + int configured_private_bits;
- + int request_private_bits;
- + struct msi_msg msg;
- + u16 search_mask;
- + struct ifx_pci_controller *ctrl = pdev->bus->sysdata;
- + int pcie_port = ctrl->port;
- +
- + IFX_PCIE_PRINT(PCIE_MSG_MSI, "%s %s enter\n", __func__, pci_name(pdev));
- +
- + /* XXX, skip RC MSI itself */
- + if (pdev->pcie_type == PCI_EXP_TYPE_ROOT_PORT) {
- + IFX_PCIE_PRINT(PCIE_MSG_MSI, "%s RC itself doesn't use MSI interrupt\n", __func__);
- + return -EINVAL;
- + }
- +
- + /*
- + * Read the MSI config to figure out how many IRQs this device
- + * wants. Most devices only want 1, which will give
- + * configured_private_bits and request_private_bits equal 0.
- + */
- + pci_read_config_word(pdev, desc->msi_attrib.pos + PCI_MSI_FLAGS, &control);
- +
- + /*
- + * If the number of private bits has been configured then use
- + * that value instead of the requested number. This gives the
- + * driver the chance to override the number of interrupts
- + * before calling pci_enable_msi().
- + */
- + configured_private_bits = (control & PCI_MSI_FLAGS_QSIZE) >> 4;
- + if (configured_private_bits == 0) {
- + /* Nothing is configured, so use the hardware requested size */
- + request_private_bits = (control & PCI_MSI_FLAGS_QMASK) >> 1;
- + }
- + else {
- + /*
- + * Use the number of configured bits, assuming the
- + * driver wanted to override the hardware request
- + * value.
- + */
- + request_private_bits = configured_private_bits;
- + }
- +
- + /*
- + * The PCI 2.3 spec mandates that there are at most 32
- + * interrupts. If this device asks for more, only give it one.
- + */
- + if (request_private_bits > 5) {
- + request_private_bits = 0;
- + }
- +again:
- + /*
- + * The IRQs have to be aligned on a power of two based on the
- + * number being requested.
- + */
- + irq_step = (1 << request_private_bits);
- +
- + /* Mask with one bit for each IRQ */
- + search_mask = (1 << irq_step) - 1;
- +
- + /*
- + * We're going to search msi_free_irq_bitmask_lock for zero
- + * bits. This represents an MSI interrupt number that isn't in
- + * use.
- + */
- + spin_lock(&ifx_pcie_msi_lock);
- + for (pos = 0; pos < IFX_MSI_IRQ_NUM; pos += irq_step) {
- + if ((msi_irqs[pcie_port].msi_free_irq_bitmask & (search_mask << pos)) == 0) {
- + msi_irqs[pcie_port].msi_free_irq_bitmask |= search_mask << pos;
- + msi_irqs[pcie_port].msi_multiple_irq_bitmask |= (search_mask >> 1) << pos;
- + break;
- + }
- + }
- + spin_unlock(&ifx_pcie_msi_lock);
- +
- + /* Make sure the search for available interrupts didn't fail */
- + if (pos >= IFX_MSI_IRQ_NUM) {
- + if (request_private_bits) {
- + IFX_PCIE_PRINT(PCIE_MSG_MSI, "%s: Unable to find %d free "
- + "interrupts, trying just one", __func__, 1 << request_private_bits);
- + request_private_bits = 0;
- + goto again;
- + }
- + else {
- + printk(KERN_ERR "%s: Unable to find a free MSI interrupt\n", __func__);
- + return -EINVAL;
- + }
- + }
- + irq = msi_irqs[pcie_port].msi_irq_idx[pos].irq;
- + irq_idx = msi_irqs[pcie_port].msi_irq_idx[pos].idx;
- +
- + IFX_PCIE_PRINT(PCIE_MSG_MSI, "pos %d, irq %d irq_idx %d\n", pos, irq, irq_idx);
- +
- + /*
- + * Initialize MSI. This has to match the memory-write endianess from the device
- + * Address bits [23:12]
- + */
- + spin_lock(&ifx_pcie_msi_lock);
- + msi_irqs[pcie_port].msi_pic_p->pic_table[pos] = SM(irq_idx, IFX_MSI_PIC_INT_LINE) |
- + SM((msi_irqs[pcie_port].msi_phy_base >> 12), IFX_MSI_PIC_MSG_ADDR) |
- + SM((1 << pos), IFX_MSI_PIC_MSG_DATA);
- +
- + /* Enable this entry */
- + msi_irqs[pcie_port].msi_pic_p->pic_table[pos] &= ~IFX_MSI_PCI_INT_DISABLE;
- + spin_unlock(&ifx_pcie_msi_lock);
- +
- + IFX_PCIE_PRINT(PCIE_MSG_MSI, "pic_table[%d]: 0x%08x\n",
- + pos, msi_irqs[pcie_port].msi_pic_p->pic_table[pos]);
- +
- + /* Update the number of IRQs the device has available to it */
- + control &= ~PCI_MSI_FLAGS_QSIZE;
- + control |= (request_private_bits << 4);
- + pci_write_config_word(pdev, desc->msi_attrib.pos + PCI_MSI_FLAGS, control);
- +
- + set_irq_msi(irq, desc);
- + msg.address_hi = 0x0;
- + msg.address_lo = msi_irqs[pcie_port].msi_phy_base;
- + msg.data = SM((1 << pos), IFX_MSI_PIC_MSG_DATA);
- + IFX_PCIE_PRINT(PCIE_MSG_MSI, "msi_data: pos %d 0x%08x\n", pos, msg.data);
- +
- + write_msi_msg(irq, &msg);
- + IFX_PCIE_PRINT(PCIE_MSG_MSI, "%s exit\n", __func__);
- + return 0;
- +}
- +
- +static int
- +pcie_msi_irq_to_port(unsigned int irq, int *port)
- +{
- + int ret = 0;
- +
- + if (irq == IFX_PCIE_MSI_IR0 || irq == IFX_PCIE_MSI_IR1 ||
- + irq == IFX_PCIE_MSI_IR2 || irq == IFX_PCIE_MSI_IR3) {
- + *port = IFX_PCIE_PORT0;
- + }
- +#ifdef CONFIG_IFX_PCIE_2ND_CORE
- + else if (irq == IFX_PCIE1_MSI_IR0 || irq == IFX_PCIE1_MSI_IR1 ||
- + irq == IFX_PCIE1_MSI_IR2 || irq == IFX_PCIE1_MSI_IR3) {
- + *port = IFX_PCIE_PORT1;
- + }
- +#endif /* CONFIG_IFX_PCIE_2ND_CORE */
- + else {
- + printk(KERN_ERR "%s: Attempted to teardown illegal "
- + "MSI interrupt (%d)\n", __func__, irq);
- + ret = -EINVAL;
- + }
- + return ret;
- +}
- +
- +/**
- + * \fn void arch_teardown_msi_irq(unsigned int irq)
- + * \brief Called when a device no longer needs its MSI interrupts. All
- + * MSI interrupts for the device are freed.
- + *
- + * \param irq The devices first irq number. There may be multple in sequence.
- + * \return none
- + * \ingroup IFX_PCIE_MSI
- + */
- +void
- +arch_teardown_msi_irq(unsigned int irq)
- +{
- + int pos;
- + int number_irqs;
- + u16 bitmask;
- + int pcie_port;
- +
- + IFX_PCIE_PRINT(PCIE_MSG_MSI, "%s enter\n", __func__);
- +
- + BUG_ON(irq > INT_NUM_IM4_IRL31);
- +
- + if (pcie_msi_irq_to_port(irq, &pcie_port) != 0) {
- + return;
- + }
- +
- + /* Shift the mask to the correct bit location, not always correct
- + * Probally, the first match will be chosen.
- + */
- + for (pos = 0; pos < IFX_MSI_IRQ_NUM; pos++) {
- + if ((msi_irqs[pcie_port].msi_irq_idx[pos].irq == irq)
- + && (msi_irqs[pcie_port].msi_free_irq_bitmask & ( 1 << pos))) {
- + break;
- + }
- + }
- + if (pos >= IFX_MSI_IRQ_NUM) {
- + printk(KERN_ERR "%s: Unable to find a matched MSI interrupt\n", __func__);
- + return;
- + }
- + spin_lock(&ifx_pcie_msi_lock);
- + /* Disable this entry */
- + msi_irqs[pcie_port].msi_pic_p->pic_table[pos] |= IFX_MSI_PCI_INT_DISABLE;
- + msi_irqs[pcie_port].msi_pic_p->pic_table[pos] &= ~(IFX_MSI_PIC_INT_LINE | IFX_MSI_PIC_MSG_ADDR | IFX_MSI_PIC_MSG_DATA);
- + spin_unlock(&ifx_pcie_msi_lock);
- + /*
- + * Count the number of IRQs we need to free by looking at the
- + * msi_multiple_irq_bitmask. Each bit set means that the next
- + * IRQ is also owned by this device.
- + */
- + number_irqs = 0;
- + while (((pos + number_irqs) < IFX_MSI_IRQ_NUM) &&
- + (msi_irqs[pcie_port].msi_multiple_irq_bitmask & (1 << (pos + number_irqs)))) {
- + number_irqs++;
- + }
- + number_irqs++;
- +
- + /* Mask with one bit for each IRQ */
- + bitmask = (1 << number_irqs) - 1;
- +
- + bitmask <<= pos;
- + if ((msi_irqs[pcie_port].msi_free_irq_bitmask & bitmask) != bitmask) {
- + printk(KERN_ERR "%s: Attempted to teardown MSI "
- + "interrupt (%d) not in use\n", __func__, irq);
- + return;
- + }
- + /* Checks are done, update the in use bitmask */
- + spin_lock(&ifx_pcie_msi_lock);
- + msi_irqs[pcie_port].msi_free_irq_bitmask &= ~bitmask;
- + msi_irqs[pcie_port].msi_multiple_irq_bitmask &= ~(bitmask >> 1);
- + spin_unlock(&ifx_pcie_msi_lock);
- + IFX_PCIE_PRINT(PCIE_MSG_MSI, "%s exit\n", __func__);
- +}
- +
- +MODULE_LICENSE("GPL");
- +MODULE_AUTHOR("Chuanhua.Lei@infineon.com");
- +MODULE_SUPPORTED_DEVICE("Infineon PCIe IP builtin MSI PIC module");
- +MODULE_DESCRIPTION("Infineon PCIe IP builtin MSI PIC driver");
- +
- --- /dev/null
- +++ b/arch/mips/pci/ifxmips_pcie_phy.c
- @@ -0,0 +1,478 @@
- +/******************************************************************************
- +**
- +** FILE NAME : ifxmips_pcie_phy.c
- +** PROJECT : IFX UEIP for VRX200
- +** MODULES : PCIe PHY sub module
- +**
- +** DATE : 14 May 2009
- +** AUTHOR : Lei Chuanhua
- +** DESCRIPTION : PCIe Root Complex Driver
- +** COPYRIGHT : Copyright (c) 2009
- +** Infineon Technologies AG
- +** Am Campeon 1-12, 85579 Neubiberg, Germany
- +**
- +** This program is free software; you can redistribute it and/or modify
- +** it under the terms of the GNU General Public License as published by
- +** the Free Software Foundation; either version 2 of the License, or
- +** (at your option) any later version.
- +** HISTORY
- +** $Version $Date $Author $Comment
- +** 0.0.1 14 May,2009 Lei Chuanhua Initial version
- +*******************************************************************************/
- +/*!
- + \file ifxmips_pcie_phy.c
- + \ingroup IFX_PCIE
- + \brief PCIe PHY PLL register programming source file
- +*/
- +#include <linux/types.h>
- +#include <linux/kernel.h>
- +#include <asm/paccess.h>
- +#include <linux/delay.h>
- +
- +#include "ifxmips_pcie_reg.h"
- +#include "ifxmips_pcie.h"
- +
- +/* PCIe PDI only supports 16 bit operation */
- +
- +#define IFX_PCIE_PHY_REG_WRITE16(__addr, __data) \
- + ((*(volatile u16 *) (__addr)) = (__data))
- +
- +#define IFX_PCIE_PHY_REG_READ16(__addr) \
- + (*(volatile u16 *) (__addr))
- +
- +#define IFX_PCIE_PHY_REG16(__addr) \
- + (*(volatile u16 *) (__addr))
- +
- +#define IFX_PCIE_PHY_REG(__reg, __value, __mask) do { \
- + u16 read_data; \
- + u16 write_data; \
- + read_data = IFX_PCIE_PHY_REG_READ16((__reg)); \
- + write_data = (read_data & ((u16)~(__mask))) | (((u16)(__value)) & ((u16)(__mask)));\
- + IFX_PCIE_PHY_REG_WRITE16((__reg), write_data); \
- +} while (0)
- +
- +#define IFX_PCIE_PLL_TIMEOUT 1000 /* Tunnable */
- +
- +//#define IFX_PCI_PHY_REG_DUMP
- +
- +#ifdef IFX_PCI_PHY_REG_DUMP
- +static void
- +pcie_phy_reg_dump(int pcie_port)
- +{
- + printk("PLL REGFILE\n");
- + printk("PCIE_PHY_PLL_CTRL1 0x%04x\n", IFX_PCIE_PHY_REG16(PCIE_PHY_PLL_CTRL1(pcie_port)));
- + printk("PCIE_PHY_PLL_CTRL2 0x%04x\n", IFX_PCIE_PHY_REG16(PCIE_PHY_PLL_CTRL2(pcie_port)));
- + printk("PCIE_PHY_PLL_CTRL3 0x%04x\n", IFX_PCIE_PHY_REG16(PCIE_PHY_PLL_CTRL3(pcie_port)));
- + printk("PCIE_PHY_PLL_CTRL4 0x%04x\n", IFX_PCIE_PHY_REG16(PCIE_PHY_PLL_CTRL4(pcie_port)));
- + printk("PCIE_PHY_PLL_CTRL5 0x%04x\n", IFX_PCIE_PHY_REG16(PCIE_PHY_PLL_CTRL5(pcie_port)));
- + printk("PCIE_PHY_PLL_CTRL6 0x%04x\n", IFX_PCIE_PHY_REG16(PCIE_PHY_PLL_CTRL6(pcie_port)));
- + printk("PCIE_PHY_PLL_CTRL7 0x%04x\n", IFX_PCIE_PHY_REG16(PCIE_PHY_PLL_CTRL7(pcie_port)));
- + printk("PCIE_PHY_PLL_A_CTRL1 0x%04x\n", IFX_PCIE_PHY_REG16(PCIE_PHY_PLL_A_CTRL1(pcie_port)));
- + printk("PCIE_PHY_PLL_A_CTRL2 0x%04x\n", IFX_PCIE_PHY_REG16(PCIE_PHY_PLL_A_CTRL2(pcie_port)));
- + printk("PCIE_PHY_PLL_A_CTRL3 0x%04x\n", IFX_PCIE_PHY_REG16(PCIE_PHY_PLL_A_CTRL3(pcie_port)));
- + printk("PCIE_PHY_PLL_STATUS 0x%04x\n", IFX_PCIE_PHY_REG16(PCIE_PHY_PLL_STATUS(pcie_port)));
- +
- + printk("TX1 REGFILE\n");
- + printk("PCIE_PHY_TX1_CTRL1 0x%04x\n", IFX_PCIE_PHY_REG16(PCIE_PHY_TX1_CTRL1(pcie_port)));
- + printk("PCIE_PHY_TX1_CTRL2 0x%04x\n", IFX_PCIE_PHY_REG16(PCIE_PHY_TX1_CTRL2(pcie_port)));
- + printk("PCIE_PHY_TX1_CTRL3 0x%04x\n", IFX_PCIE_PHY_REG16(PCIE_PHY_TX1_CTRL3(pcie_port)));
- + printk("PCIE_PHY_TX1_A_CTRL1 0x%04x\n", IFX_PCIE_PHY_REG16(PCIE_PHY_TX1_A_CTRL1(pcie_port)));
- + printk("PCIE_PHY_TX1_A_CTRL2 0x%04x\n", IFX_PCIE_PHY_REG16(PCIE_PHY_TX1_A_CTRL2(pcie_port)));
- + printk("PCIE_PHY_TX1_MOD1 0x%04x\n", IFX_PCIE_PHY_REG16(PCIE_PHY_TX1_MOD1(pcie_port)));
- + printk("PCIE_PHY_TX1_MOD2 0x%04x\n", IFX_PCIE_PHY_REG16(PCIE_PHY_TX1_MOD2(pcie_port)));
- + printk("PCIE_PHY_TX1_MOD3 0x%04x\n", IFX_PCIE_PHY_REG16(PCIE_PHY_TX1_MOD3(pcie_port)));
- +
- + printk("TX2 REGFILE\n");
- + printk("PCIE_PHY_TX2_CTRL1 0x%04x\n", IFX_PCIE_PHY_REG16(PCIE_PHY_TX2_CTRL1(pcie_port)));
- + printk("PCIE_PHY_TX2_CTRL2 0x%04x\n", IFX_PCIE_PHY_REG16(PCIE_PHY_TX2_CTRL2(pcie_port)));
- + printk("PCIE_PHY_TX2_A_CTRL1 0x%04x\n", IFX_PCIE_PHY_REG16(PCIE_PHY_TX2_A_CTRL1(pcie_port)));
- + printk("PCIE_PHY_TX2_A_CTRL2 0x%04x\n", IFX_PCIE_PHY_REG16(PCIE_PHY_TX2_A_CTRL2(pcie_port)));
- + printk("PCIE_PHY_TX2_MOD1 0x%04x\n", IFX_PCIE_PHY_REG16(PCIE_PHY_TX2_MOD1(pcie_port)));
- + printk("PCIE_PHY_TX2_MOD2 0x%04x\n", IFX_PCIE_PHY_REG16(PCIE_PHY_TX2_MOD2(pcie_port)));
- + printk("PCIE_PHY_TX2_MOD3 0x%04x\n", IFX_PCIE_PHY_REG16(PCIE_PHY_TX2_MOD3(pcie_port)));
- +
- + printk("RX1 REGFILE\n");
- + printk("PCIE_PHY_RX1_CTRL1 0x%04x\n", IFX_PCIE_PHY_REG16(PCIE_PHY_RX1_CTRL1(pcie_port)));
- + printk("PCIE_PHY_RX1_CTRL2 0x%04x\n", IFX_PCIE_PHY_REG16(PCIE_PHY_RX1_CTRL2(pcie_port)));
- + printk("PCIE_PHY_RX1_CDR 0x%04x\n", IFX_PCIE_PHY_REG16(PCIE_PHY_RX1_CDR(pcie_port)));
- + printk("PCIE_PHY_RX1_EI 0x%04x\n", IFX_PCIE_PHY_REG16(PCIE_PHY_RX1_EI(pcie_port)));
- + printk("PCIE_PHY_RX1_A_CTRL 0x%04x\n", IFX_PCIE_PHY_REG16(PCIE_PHY_RX1_A_CTRL(pcie_port)));
- +}
- +#endif /* IFX_PCI_PHY_REG_DUMP */
- +
- +static void
- +pcie_phy_comm_setup(int pcie_port)
- +{
- + /* PLL Setting */
- + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_A_CTRL1(pcie_port), 0x120e, 0xFFFF);
- +
- + /* increase the bias reference voltage */
- + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_A_CTRL2(pcie_port), 0x39D7, 0xFFFF);
- + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_A_CTRL3(pcie_port), 0x0900, 0xFFFF);
- +
- + /* Endcnt */
- + IFX_PCIE_PHY_REG(PCIE_PHY_RX1_EI(pcie_port), 0x0004, 0xFFFF);
- + IFX_PCIE_PHY_REG(PCIE_PHY_RX1_A_CTRL(pcie_port), 0x6803, 0xFFFF);
- +
- + /* force */
- + IFX_PCIE_PHY_REG(PCIE_PHY_TX1_CTRL1(pcie_port), 0x0008, 0x0008);
- +
- + /* predrv_ser_en */
- + IFX_PCIE_PHY_REG(PCIE_PHY_TX1_A_CTRL2(pcie_port), 0x0706, 0xFFFF);
- +
- + /* ctrl_lim */
- + IFX_PCIE_PHY_REG(PCIE_PHY_TX1_CTRL3(pcie_port), 0x1FFF, 0xFFFF);
- +
- + /* ctrl */
- + IFX_PCIE_PHY_REG(PCIE_PHY_TX1_A_CTRL1(pcie_port), 0x0800, 0xFF00);
- +
- + /* predrv_ser_en */
- + IFX_PCIE_PHY_REG(PCIE_PHY_TX2_A_CTRL2(pcie_port), 0x4702, 0x7F00);
- +
- + /* RTERM*/
- + IFX_PCIE_PHY_REG(PCIE_PHY_TX1_CTRL2(pcie_port), 0x2e00, 0xFFFF);
- +
- + /* Improved 100MHz clock output */
- + IFX_PCIE_PHY_REG(PCIE_PHY_TX2_CTRL2(pcie_port), 0x3096, 0xFFFF);
- + IFX_PCIE_PHY_REG(PCIE_PHY_TX2_A_CTRL2(pcie_port), 0x4707, 0xFFFF);
- +
- + /* Reduced CDR BW to avoid glitches */
- + IFX_PCIE_PHY_REG(PCIE_PHY_RX1_CDR(pcie_port), 0x0235, 0xFFFF);
- +}
- +
- +#ifdef CONFIG_IFX_PCIE_PHY_36MHZ_MODE
- +static void
- +pcie_phy_36mhz_mode_setup(int pcie_port)
- +{
- + IFX_PCIE_PRINT(PCIE_MSG_PHY, "%s pcie_port %d enter\n", __func__, pcie_port);
- +#ifdef IFX_PCI_PHY_REG_DUMP
- + IFX_PCIE_PRINT(PCIE_MSG_PHY, "Initial PHY register dump\n");
- + pcie_phy_reg_dump(pcie_port);
- +#endif
- +
- + /* en_ext_mmd_div_ratio */
- + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_CTRL3(pcie_port), 0x0000, 0x0002);
- +
- + /* ext_mmd_div_ratio*/
- + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_CTRL3(pcie_port), 0x0000, 0x0070);
- +
- + /* pll_ensdm */
- + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_CTRL2(pcie_port), 0x0200, 0x0200);
- +
- + /* en_const_sdm */
- + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_CTRL2(pcie_port), 0x0100, 0x0100);
- +
- + /* mmd */
- + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_A_CTRL3(pcie_port), 0x2000, 0xe000);
- +
- + /* lf_mode */
- + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_A_CTRL2(pcie_port), 0x0000, 0x4000);
- +
- + /* const_sdm */
- + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_CTRL1(pcie_port), 0x38e4, 0xFFFF);
- +
- + /* const sdm */
- + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_CTRL2(pcie_port), 0x00ee, 0x00FF);
- +
- + /* pllmod */
- + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_CTRL7(pcie_port), 0x0002, 0xFFFF);
- + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_CTRL6(pcie_port), 0x3a04, 0xFFFF);
- + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_CTRL5(pcie_port), 0xfae3, 0xFFFF);
- + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_CTRL4(pcie_port), 0x1b72, 0xFFFF);
- +
- + IFX_PCIE_PRINT(PCIE_MSG_PHY, "%s pcie_port %d exit\n", __func__, pcie_port);
- +}
- +#endif /* CONFIG_IFX_PCIE_PHY_36MHZ_MODE */
- +
- +#ifdef CONFIG_IFX_PCIE_PHY_36MHZ_SSC_MODE
- +static void
- +pcie_phy_36mhz_ssc_mode_setup(int pcie_port)
- +{
- + IFX_PCIE_PRINT(PCIE_MSG_PHY, "%s pcie_port %d enter\n", __func__, pcie_port);
- +#ifdef IFX_PCI_PHY_REG_DUMP
- + IFX_PCIE_PRINT(PCIE_MSG_PHY, "Initial PHY register dump\n");
- + pcie_phy_reg_dump(pcie_port);
- +#endif
- +
- + /* PLL Setting */
- + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_A_CTRL1(pcie_port), 0x120e, 0xFFFF);
- +
- + /* Increase the bias reference voltage */
- + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_A_CTRL2(pcie_port), 0x39D7, 0xFFFF);
- + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_A_CTRL3(pcie_port), 0x0900, 0xFFFF);
- +
- + /* Endcnt */
- + IFX_PCIE_PHY_REG(PCIE_PHY_RX1_EI(pcie_port), 0x0004, 0xFFFF);
- + IFX_PCIE_PHY_REG(PCIE_PHY_RX1_A_CTRL(pcie_port), 0x6803, 0xFFFF);
- +
- + /* Force */
- + IFX_PCIE_PHY_REG(PCIE_PHY_TX1_CTRL1(pcie_port), 0x0008, 0x0008);
- +
- + /* Predrv_ser_en */
- + IFX_PCIE_PHY_REG(PCIE_PHY_TX1_A_CTRL2(pcie_port), 0x0706, 0xFFFF);
- +
- + /* ctrl_lim */
- + IFX_PCIE_PHY_REG(PCIE_PHY_TX1_CTRL3(pcie_port), 0x1FFF, 0xFFFF);
- +
- + /* ctrl */
- + IFX_PCIE_PHY_REG(PCIE_PHY_TX1_A_CTRL1(pcie_port), 0x0800, 0xFF00);
- +
- + /* predrv_ser_en */
- + IFX_PCIE_PHY_REG(PCIE_PHY_TX2_A_CTRL2(pcie_port), 0x4702, 0x7F00);
- +
- + /* RTERM*/
- + IFX_PCIE_PHY_REG(PCIE_PHY_TX1_CTRL2(pcie_port), 0x2e00, 0xFFFF);
- +
- + /* en_ext_mmd_div_ratio */
- + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_CTRL3(pcie_port), 0x0000, 0x0002);
- +
- + /* ext_mmd_div_ratio*/
- + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_CTRL3(pcie_port), 0x0000, 0x0070);
- +
- + /* pll_ensdm */
- + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_CTRL2(pcie_port), 0x0400, 0x0400);
- +
- + /* en_const_sdm */
- + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_CTRL2(pcie_port), 0x0200, 0x0200);
- +
- + /* mmd */
- + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_A_CTRL3(pcie_port), 0x2000, 0xe000);
- +
- + /* lf_mode */
- + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_A_CTRL2(pcie_port), 0x0000, 0x4000);
- +
- + /* const_sdm */
- + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_CTRL1(pcie_port), 0x38e4, 0xFFFF);
- +
- + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_CTRL2(pcie_port), 0x0000, 0x0100);
- + /* const sdm */
- + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_CTRL2(pcie_port), 0x00ee, 0x00FF);
- +
- + /* pllmod */
- + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_CTRL7(pcie_port), 0x0002, 0xFFFF);
- + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_CTRL6(pcie_port), 0x3a04, 0xFFFF);
- + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_CTRL5(pcie_port), 0xfae3, 0xFFFF);
- + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_CTRL4(pcie_port), 0x1c72, 0xFFFF);
- +
- + /* improved 100MHz clock output */
- + IFX_PCIE_PHY_REG(PCIE_PHY_TX2_CTRL2(pcie_port), 0x3096, 0xFFFF);
- + IFX_PCIE_PHY_REG(PCIE_PHY_TX2_A_CTRL2(pcie_port), 0x4707, 0xFFFF);
- +
- + /* reduced CDR BW to avoid glitches */
- + IFX_PCIE_PHY_REG(PCIE_PHY_RX1_CDR(pcie_port), 0x0235, 0xFFFF);
- +
- + IFX_PCIE_PRINT(PCIE_MSG_PHY, "%s pcie_port %d exit\n", __func__, pcie_port);
- +}
- +#endif /* CONFIG_IFX_PCIE_PHY_36MHZ_SSC_MODE */
- +
- +#ifdef CONFIG_IFX_PCIE_PHY_25MHZ_MODE
- +static void
- +pcie_phy_25mhz_mode_setup(int pcie_port)
- +{
- + IFX_PCIE_PRINT(PCIE_MSG_PHY, "%s pcie_port %d enter\n", __func__, pcie_port);
- +#ifdef IFX_PCI_PHY_REG_DUMP
- + IFX_PCIE_PRINT(PCIE_MSG_PHY, "Initial PHY register dump\n");
- + pcie_phy_reg_dump(pcie_port);
- +#endif
- + /* en_const_sdm */
- + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_CTRL2(pcie_port), 0x0100, 0x0100);
- +
- + /* pll_ensdm */
- + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_CTRL2(pcie_port), 0x0000, 0x0200);
- +
- + /* en_ext_mmd_div_ratio*/
- + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_CTRL3(pcie_port), 0x0002, 0x0002);
- +
- + /* ext_mmd_div_ratio*/
- + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_CTRL3(pcie_port), 0x0040, 0x0070);
- +
- + /* mmd */
- + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_A_CTRL3(pcie_port), 0x6000, 0xe000);
- +
- + /* lf_mode */
- + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_A_CTRL2(pcie_port), 0x4000, 0x4000);
- +
- + IFX_PCIE_PRINT(PCIE_MSG_PHY, "%s pcie_port %d exit\n", __func__, pcie_port);
- +}
- +#endif /* CONFIG_IFX_PCIE_PHY_25MHZ_MODE */
- +
- +#ifdef CONFIG_IFX_PCIE_PHY_100MHZ_MODE
- +static void
- +pcie_phy_100mhz_mode_setup(int pcie_port)
- +{
- + IFX_PCIE_PRINT(PCIE_MSG_PHY, "%s pcie_port %d enter\n", __func__, pcie_port);
- +#ifdef IFX_PCI_PHY_REG_DUMP
- + IFX_PCIE_PRINT(PCIE_MSG_PHY, "Initial PHY register dump\n");
- + pcie_phy_reg_dump(pcie_port);
- +#endif
- + /* en_ext_mmd_div_ratio */
- + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_CTRL3(pcie_port), 0x0000, 0x0002);
- +
- + /* ext_mmd_div_ratio*/
- + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_CTRL3(pcie_port), 0x0000, 0x0070);
- +
- + /* pll_ensdm */
- + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_CTRL2(pcie_port), 0x0200, 0x0200);
- +
- + /* en_const_sdm */
- + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_CTRL2(pcie_port), 0x0100, 0x0100);
- +
- + /* mmd */
- + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_A_CTRL3(pcie_port), 0x2000, 0xe000);
- +
- + /* lf_mode */
- + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_A_CTRL2(pcie_port), 0x0000, 0x4000);
- +
- + /* const_sdm */
- + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_CTRL1(pcie_port), 0x38e4, 0xFFFF);
- +
- + /* const sdm */
- + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_CTRL2(pcie_port), 0x00ee, 0x00FF);
- +
- + /* pllmod */
- + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_CTRL7(pcie_port), 0x0002, 0xFFFF);
- + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_CTRL6(pcie_port), 0x3a04, 0xFFFF);
- + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_CTRL5(pcie_port), 0xfae3, 0xFFFF);
- + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_CTRL4(pcie_port), 0x1b72, 0xFFFF);
- +
- + IFX_PCIE_PRINT(PCIE_MSG_PHY, "%s pcie_port %d exit\n", __func__, pcie_port);
- +}
- +#endif /* CONFIG_IFX_PCIE_PHY_100MHZ_MODE */
- +
- +static int
- +pcie_phy_wait_startup_ready(int pcie_port)
- +{
- + int i;
- +
- + for (i = 0; i < IFX_PCIE_PLL_TIMEOUT; i++) {
- + if ((IFX_PCIE_PHY_REG16(PCIE_PHY_PLL_STATUS(pcie_port)) & 0x0040) != 0) {
- + break;
- + }
- + udelay(10);
- + }
- + if (i >= IFX_PCIE_PLL_TIMEOUT) {
- + printk(KERN_ERR "%s PLL Link timeout\n", __func__);
- + return -1;
- + }
- + return 0;
- +}
- +
- +static void
- +pcie_phy_load_enable(int pcie_port, int slice)
- +{
- + /* Set the load_en of tx/rx slice to '1' */
- + switch (slice) {
- + case 1:
- + IFX_PCIE_PHY_REG(PCIE_PHY_TX1_CTRL1(pcie_port), 0x0010, 0x0010);
- + break;
- + case 2:
- + IFX_PCIE_PHY_REG(PCIE_PHY_TX2_CTRL1(pcie_port), 0x0010, 0x0010);
- + break;
- + case 3:
- + IFX_PCIE_PHY_REG(PCIE_PHY_RX1_CTRL1(pcie_port), 0x0002, 0x0002);
- + break;
- + }
- +}
- +
- +static void
- +pcie_phy_load_disable(int pcie_port, int slice)
- +{
- + /* set the load_en of tx/rx slice to '0' */
- + switch (slice) {
- + case 1:
- + IFX_PCIE_PHY_REG(PCIE_PHY_TX1_CTRL1(pcie_port), 0x0000, 0x0010);
- + break;
- + case 2:
- + IFX_PCIE_PHY_REG(PCIE_PHY_TX2_CTRL1(pcie_port), 0x0000, 0x0010);
- + break;
- + case 3:
- + IFX_PCIE_PHY_REG(PCIE_PHY_RX1_CTRL1(pcie_port), 0x0000, 0x0002);
- + break;
- + }
- +}
- +
- +static void
- +pcie_phy_load_war(int pcie_port)
- +{
- + int slice;
- +
- + for (slice = 1; slice < 4; slice++) {
- + pcie_phy_load_enable(pcie_port, slice);
- + udelay(1);
- + pcie_phy_load_disable(pcie_port, slice);
- + }
- +}
- +
- +static void
- +pcie_phy_tx2_modulation(int pcie_port)
- +{
- + IFX_PCIE_PHY_REG(PCIE_PHY_TX2_MOD1(pcie_port), 0x1FFE, 0xFFFF);
- + IFX_PCIE_PHY_REG(PCIE_PHY_TX2_MOD2(pcie_port), 0xFFFE, 0xFFFF);
- + IFX_PCIE_PHY_REG(PCIE_PHY_TX2_MOD3(pcie_port), 0x0601, 0xFFFF);
- + mdelay(1);
- + IFX_PCIE_PHY_REG(PCIE_PHY_TX2_MOD3(pcie_port), 0x0001, 0xFFFF);
- +}
- +
- +static void
- +pcie_phy_tx1_modulation(int pcie_port)
- +{
- + IFX_PCIE_PHY_REG(PCIE_PHY_TX1_MOD1(pcie_port), 0x1FFE, 0xFFFF);
- + IFX_PCIE_PHY_REG(PCIE_PHY_TX1_MOD2(pcie_port), 0xFFFE, 0xFFFF);
- + IFX_PCIE_PHY_REG(PCIE_PHY_TX1_MOD3(pcie_port), 0x0601, 0xFFFF);
- + mdelay(1);
- + IFX_PCIE_PHY_REG(PCIE_PHY_TX1_MOD3(pcie_port), 0x0001, 0xFFFF);
- +}
- +
- +static void
- +pcie_phy_tx_modulation_war(int pcie_port)
- +{
- + int i;
- +
- +#define PCIE_PHY_MODULATION_NUM 5
- + for (i = 0; i < PCIE_PHY_MODULATION_NUM; i++) {
- + pcie_phy_tx2_modulation(pcie_port);
- + pcie_phy_tx1_modulation(pcie_port);
- + }
- +#undef PCIE_PHY_MODULATION_NUM
- +}
- +
- +void
- +pcie_phy_clock_mode_setup(int pcie_port)
- +{
- + pcie_pdi_big_endian(pcie_port);
- +
- + /* Enable PDI to access PCIe PHY register */
- + pcie_pdi_pmu_enable(pcie_port);
- +
- + /* Configure PLL and PHY clock */
- + pcie_phy_comm_setup(pcie_port);
- +
- +#ifdef CONFIG_IFX_PCIE_PHY_36MHZ_MODE
- + pcie_phy_36mhz_mode_setup(pcie_port);
- +#elif defined(CONFIG_IFX_PCIE_PHY_36MHZ_SSC_MODE)
- + pcie_phy_36mhz_ssc_mode_setup(pcie_port);
- +#elif defined(CONFIG_IFX_PCIE_PHY_25MHZ_MODE)
- + pcie_phy_25mhz_mode_setup(pcie_port);
- +#elif defined (CONFIG_IFX_PCIE_PHY_100MHZ_MODE)
- + pcie_phy_100mhz_mode_setup(pcie_port);
- +#else
- + #error "PCIE PHY Clock Mode must be chosen first!!!!"
- +#endif /* CONFIG_IFX_PCIE_PHY_36MHZ_MODE */
- +
- + /* Enable PCIe PHY and make PLL setting take effect */
- + pcie_phy_pmu_enable(pcie_port);
- +
- + /* Check if we are in startup_ready status */
- + pcie_phy_wait_startup_ready(pcie_port);
- +
- + pcie_phy_load_war(pcie_port);
- +
- + /* Apply TX modulation workarounds */
- + pcie_phy_tx_modulation_war(pcie_port);
- +
- +#ifdef IFX_PCI_PHY_REG_DUMP
- + IFX_PCIE_PRINT(PCIE_MSG_PHY, "Modified PHY register dump\n");
- + pcie_phy_reg_dump(pcie_port);
- +#endif
- +}
- +
- --- /dev/null
- +++ b/arch/mips/pci/ifxmips_pcie_pm.c
- @@ -0,0 +1,176 @@
- +/******************************************************************************
- +**
- +** FILE NAME : ifxmips_pcie_pm.c
- +** PROJECT : IFX UEIP
- +** MODULES : PCIE Root Complex Driver
- +**
- +** DATE : 21 Dec 2009
- +** AUTHOR : Lei Chuanhua
- +** DESCRIPTION : PCIE Root Complex Driver Power Managment
- +** COPYRIGHT : Copyright (c) 2009
- +** Lantiq Deutschland GmbH
- +** Am Campeon 3, 85579 Neubiberg, Germany
- +**
- +** This program is free software; you can redistribute it and/or modify
- +** it under the terms of the GNU General Public License as published by
- +** the Free Software Foundation; either version 2 of the License, or
- +** (at your option) any later version.
- +**
- +** HISTORY
- +** $Date $Author $Comment
- +** 21 Dec,2009 Lei Chuanhua First UEIP release
- +*******************************************************************************/
- +/*!
- + \defgroup IFX_PCIE_PM Power Management functions
- + \ingroup IFX_PCIE
- + \brief IFX PCIE Root Complex Driver power management functions
- +*/
- +
- +/*!
- + \file ifxmips_pcie_pm.c
- + \ingroup IFX_PCIE
- + \brief source file for PCIE Root Complex Driver Power Management
- +*/
- +
- +#ifndef EXPORT_SYMTAB
- +#define EXPORT_SYMTAB
- +#endif
- +#ifndef AUTOCONF_INCLUDED
- +#include <linux/config.h>
- +#endif /* AUTOCONF_INCLUDED */
- +#include <linux/version.h>
- +#include <linux/module.h>
- +#include <linux/types.h>
- +#include <linux/kernel.h>
- +#include <asm/system.h>
- +
- +/* Project header */
- +#include <asm/ifx/ifx_types.h>
- +#include <asm/ifx/ifx_regs.h>
- +#include <asm/ifx/common_routines.h>
- +#include <asm/ifx/ifx_pmcu.h>
- +#include "ifxmips_pcie_pm.h"
- +
- +/**
- + * \fn static IFX_PMCU_RETURN_t ifx_pcie_pmcu_state_change(IFX_PMCU_STATE_t pmcuState)
- + * \brief the callback function to request pmcu state in the power management hardware-dependent module
- + *
- + * \param pmcuState This parameter is a PMCU state.
- + *
- + * \return IFX_PMCU_RETURN_SUCCESS Set Power State successfully
- + * \return IFX_PMCU_RETURN_ERROR Failed to set power state.
- + * \return IFX_PMCU_RETURN_DENIED Not allowed to operate power state
- + * \ingroup IFX_PCIE_PM
- + */
- +static IFX_PMCU_RETURN_t
- +ifx_pcie_pmcu_state_change(IFX_PMCU_STATE_t pmcuState)
- +{
- + switch(pmcuState)
- + {
- + case IFX_PMCU_STATE_D0:
- + return IFX_PMCU_RETURN_SUCCESS;
- + case IFX_PMCU_STATE_D1: // Not Applicable
- + return IFX_PMCU_RETURN_DENIED;
- + case IFX_PMCU_STATE_D2: // Not Applicable
- + return IFX_PMCU_RETURN_DENIED;
- + case IFX_PMCU_STATE_D3: // Module clock gating and Power gating
- + return IFX_PMCU_RETURN_SUCCESS;
- + default:
- + return IFX_PMCU_RETURN_DENIED;
- + }
- +}
- +
- +/**
- + * \fn static IFX_PMCU_RETURN_t ifx_pcie_pmcu_state_get(IFX_PMCU_STATE_t *pmcuState)
- + * \brief the callback function to get pmcu state in the power management hardware-dependent module
- +
- + * \param pmcuState Pointer to return power state.
- + *
- + * \return IFX_PMCU_RETURN_SUCCESS Set Power State successfully
- + * \return IFX_PMCU_RETURN_ERROR Failed to set power state.
- + * \return IFX_PMCU_RETURN_DENIED Not allowed to operate power state
- + * \ingroup IFX_PCIE_PM
- + */
- +static IFX_PMCU_RETURN_t
- +ifx_pcie_pmcu_state_get(IFX_PMCU_STATE_t *pmcuState)
- +{
- + return IFX_PMCU_RETURN_SUCCESS;
- +}
- +
- +/**
- + * \fn IFX_PMCU_RETURN_t ifx_pcie_pmcu_prechange(IFX_PMCU_MODULE_t pmcuModule, IFX_PMCU_STATE_t newState, IFX_PMCU_STATE_t oldState)
- + * \brief Apply all callbacks registered to be executed before a state change for pmcuModule
- + *
- + * \param pmcuModule Module
- + * \param newState New state
- + * \param oldState Old state
- + * \return IFX_PMCU_RETURN_SUCCESS Set Power State successfully
- + * \return IFX_PMCU_RETURN_ERROR Failed to set power state.
- + * \ingroup IFX_PCIE_PM
- + */
- +static IFX_PMCU_RETURN_t
- +ifx_pcie_pmcu_prechange(IFX_PMCU_MODULE_t pmcuModule, IFX_PMCU_STATE_t newState, IFX_PMCU_STATE_t oldState)
- +{
- + return IFX_PMCU_RETURN_SUCCESS;
- +}
- +
- +/**
- + * \fn IFX_PMCU_RETURN_t ifx_pcie_pmcu_postchange(IFX_PMCU_MODULE_t pmcuModule, IFX_PMCU_STATE_t newState, IFX_PMCU_STATE_t oldState)
- + * \brief Apply all callbacks registered to be executed before a state change for pmcuModule
- + *
- + * \param pmcuModule Module
- + * \param newState New state
- + * \param oldState Old state
- + * \return IFX_PMCU_RETURN_SUCCESS Set Power State successfully
- + * \return IFX_PMCU_RETURN_ERROR Failed to set power state.
- + * \ingroup IFX_PCIE_PM
- + */
- +static IFX_PMCU_RETURN_t
- +ifx_pcie_pmcu_postchange(IFX_PMCU_MODULE_t pmcuModule, IFX_PMCU_STATE_t newState, IFX_PMCU_STATE_t oldState)
- +{
- + return IFX_PMCU_RETURN_SUCCESS;
- +}
- +
- +/**
- + * \fn static void ifx_pcie_pmcu_init(void)
- + * \brief Register with central PMCU module
- + * \return none
- + * \ingroup IFX_PCIE_PM
- + */
- +void
- +ifx_pcie_pmcu_init(void)
- +{
- + IFX_PMCU_REGISTER_t pmcuRegister;
- +
- + /* XXX, hook driver context */
- +
- + /* State function register */
- + memset(&pmcuRegister, 0, sizeof(IFX_PMCU_REGISTER_t));
- + pmcuRegister.pmcuModule = IFX_PMCU_MODULE_PCIE;
- + pmcuRegister.pmcuModuleNr = 0;
- + pmcuRegister.ifx_pmcu_state_change = ifx_pcie_pmcu_state_change;
- + pmcuRegister.ifx_pmcu_state_get = ifx_pcie_pmcu_state_get;
- + pmcuRegister.pre = ifx_pcie_pmcu_prechange;
- + pmcuRegister.post= ifx_pcie_pmcu_postchange;
- + ifx_pmcu_register(&pmcuRegister);
- +}
- +
- +/**
- + * \fn static void ifx_pcie_pmcu_exit(void)
- + * \brief Unregister with central PMCU module
- + *
- + * \return none
- + * \ingroup IFX_PCIE_PM
- + */
- +void
- +ifx_pcie_pmcu_exit(void)
- +{
- + IFX_PMCU_REGISTER_t pmcuUnRegister;
- +
- + /* XXX, hook driver context */
- +
- + pmcuUnRegister.pmcuModule = IFX_PMCU_MODULE_PCIE;
- + pmcuUnRegister.pmcuModuleNr = 0;
- + ifx_pmcu_unregister(&pmcuUnRegister);
- +}
- +
- --- /dev/null
- +++ b/arch/mips/pci/ifxmips_pcie_pm.h
- @@ -0,0 +1,36 @@
- +/******************************************************************************
- +**
- +** FILE NAME : ifxmips_pcie_pm.h
- +** PROJECT : IFX UEIP
- +** MODULES : PCIe Root Complex Driver
- +**
- +** DATE : 21 Dec 2009
- +** AUTHOR : Lei Chuanhua
- +** DESCRIPTION : PCIe Root Complex Driver Power Managment
- +** COPYRIGHT : Copyright (c) 2009
- +** Lantiq Deutschland GmbH
- +** Am Campeon 3, 85579 Neubiberg, Germany
- +**
- +** This program is free software; you can redistribute it and/or modify
- +** it under the terms of the GNU General Public License as published by
- +** the Free Software Foundation; either version 2 of the License, or
- +** (at your option) any later version.
- +**
- +** HISTORY
- +** $Date $Author $Comment
- +** 21 Dec,2009 Lei Chuanhua First UEIP release
- +*******************************************************************************/
- +/*!
- + \file ifxmips_pcie_pm.h
- + \ingroup IFX_PCIE
- + \brief header file for PCIe Root Complex Driver Power Management
- +*/
- +
- +#ifndef IFXMIPS_PCIE_PM_H
- +#define IFXMIPS_PCIE_PM_H
- +
- +void ifx_pcie_pmcu_init(void);
- +void ifx_pcie_pmcu_exit(void);
- +
- +#endif /* IFXMIPS_PCIE_PM_H */
- +
- --- /dev/null
- +++ b/arch/mips/pci/ifxmips_pcie_reg.h
- @@ -0,0 +1,1001 @@
- +/******************************************************************************
- +**
- +** FILE NAME : ifxmips_pcie_reg.h
- +** PROJECT : IFX UEIP for VRX200
- +** MODULES : PCIe module
- +**
- +** DATE : 02 Mar 2009
- +** AUTHOR : Lei Chuanhua
- +** DESCRIPTION : PCIe Root Complex Driver
- +** COPYRIGHT : Copyright (c) 2009
- +** Infineon Technologies AG
- +** Am Campeon 1-12, 85579 Neubiberg, Germany
- +**
- +** This program is free software; you can redistribute it and/or modify
- +** it under the terms of the GNU General Public License as published by
- +** the Free Software Foundation; either version 2 of the License, or
- +** (at your option) any later version.
- +** HISTORY
- +** $Version $Date $Author $Comment
- +** 0.0.1 17 Mar,2009 Lei Chuanhua Initial version
- +*******************************************************************************/
- +#ifndef IFXMIPS_PCIE_REG_H
- +#define IFXMIPS_PCIE_REG_H
- +/*!
- + \file ifxmips_pcie_reg.h
- + \ingroup IFX_PCIE
- + \brief header file for PCIe module register definition
- +*/
- +/* PCIe Address Mapping Base */
- +#define PCIE_CFG_PHY_BASE 0x1D000000UL
- +#define PCIE_CFG_BASE (KSEG1 + PCIE_CFG_PHY_BASE)
- +#define PCIE_CFG_SIZE (8 * 1024 * 1024)
- +
- +#define PCIE_MEM_PHY_BASE 0x1C000000UL
- +#define PCIE_MEM_BASE (KSEG1 + PCIE_MEM_PHY_BASE)
- +#define PCIE_MEM_SIZE (16 * 1024 * 1024)
- +#define PCIE_MEM_PHY_END (PCIE_MEM_PHY_BASE + PCIE_MEM_SIZE - 1)
- +
- +#define PCIE_IO_PHY_BASE 0x1D800000UL
- +#define PCIE_IO_BASE (KSEG1 + PCIE_IO_PHY_BASE)
- +#define PCIE_IO_SIZE (1 * 1024 * 1024)
- +#define PCIE_IO_PHY_END (PCIE_IO_PHY_BASE + PCIE_IO_SIZE - 1)
- +
- +#define PCIE_RC_CFG_BASE (KSEG1 + 0x1D900000)
- +#define PCIE_APP_LOGIC_REG (KSEG1 + 0x1E100900)
- +#define PCIE_MSI_PHY_BASE 0x1F600000UL
- +
- +#define PCIE_PDI_PHY_BASE 0x1F106800UL
- +#define PCIE_PDI_BASE (KSEG1 + PCIE_PDI_PHY_BASE)
- +#define PCIE_PDI_SIZE 0x400
- +
- +#define PCIE1_CFG_PHY_BASE 0x19000000UL
- +#define PCIE1_CFG_BASE (KSEG1 + PCIE1_CFG_PHY_BASE)
- +#define PCIE1_CFG_SIZE (8 * 1024 * 1024)
- +
- +#define PCIE1_MEM_PHY_BASE 0x18000000UL
- +#define PCIE1_MEM_BASE (KSEG1 + PCIE1_MEM_PHY_BASE)
- +#define PCIE1_MEM_SIZE (16 * 1024 * 1024)
- +#define PCIE1_MEM_PHY_END (PCIE1_MEM_PHY_BASE + PCIE1_MEM_SIZE - 1)
- +
- +#define PCIE1_IO_PHY_BASE 0x19800000UL
- +#define PCIE1_IO_BASE (KSEG1 + PCIE1_IO_PHY_BASE)
- +#define PCIE1_IO_SIZE (1 * 1024 * 1024)
- +#define PCIE1_IO_PHY_END (PCIE1_IO_PHY_BASE + PCIE1_IO_SIZE - 1)
- +
- +#define PCIE1_RC_CFG_BASE (KSEG1 + 0x19900000)
- +#define PCIE1_APP_LOGIC_REG (KSEG1 + 0x1E100700)
- +#define PCIE1_MSI_PHY_BASE 0x1F400000UL
- +
- +#define PCIE1_PDI_PHY_BASE 0x1F700400UL
- +#define PCIE1_PDI_BASE (KSEG1 + PCIE1_PDI_PHY_BASE)
- +#define PCIE1_PDI_SIZE 0x400
- +
- +#define PCIE_CFG_PORT_TO_BASE(X) ((X) > 0 ? (PCIE1_CFG_BASE) : (PCIE_CFG_BASE))
- +#define PCIE_MEM_PORT_TO_BASE(X) ((X) > 0 ? (PCIE1_MEM_BASE) : (PCIE_MEM_BASE))
- +#define PCIE_IO_PORT_TO_BASE(X) ((X) > 0 ? (PCIE1_IO_BASE) : (PCIE_IO_BASE))
- +#define PCIE_MEM_PHY_PORT_TO_BASE(X) ((X) > 0 ? (PCIE1_MEM_PHY_BASE) : (PCIE_MEM_PHY_BASE))
- +#define PCIE_MEM_PHY_PORT_TO_END(X) ((X) > 0 ? (PCIE1_MEM_PHY_END) : (PCIE_MEM_PHY_END))
- +#define PCIE_IO_PHY_PORT_TO_BASE(X) ((X) > 0 ? (PCIE1_IO_PHY_BASE) : (PCIE_IO_PHY_BASE))
- +#define PCIE_IO_PHY_PORT_TO_END(X) ((X) > 0 ? (PCIE1_IO_PHY_END) : (PCIE_IO_PHY_END))
- +#define PCIE_APP_PORT_TO_BASE(X) ((X) > 0 ? (PCIE1_APP_LOGIC_REG) : (PCIE_APP_LOGIC_REG))
- +#define PCIE_RC_PORT_TO_BASE(X) ((X) > 0 ? (PCIE1_RC_CFG_BASE) : (PCIE_RC_CFG_BASE))
- +#define PCIE_PHY_PORT_TO_BASE(X) ((X) > 0 ? (PCIE1_PDI_BASE) : (PCIE_PDI_BASE))
- +
- +/* PCIe Application Logic Register */
- +/* RC Core Control Register */
- +#define PCIE_RC_CCR(X) (volatile u32*)(PCIE_APP_PORT_TO_BASE(X) + 0x10)
- +/* This should be enabled after initializing configuratin registers
- + * Also should check link status retraining bit
- + */
- +#define PCIE_RC_CCR_LTSSM_ENABLE 0x00000001 /* Enable LTSSM to continue link establishment */
- +
- +/* RC Core Debug Register */
- +#define PCIE_RC_DR(X) (volatile u32*)(PCIE_APP_PORT_TO_BASE(X) + 0x14)
- +#define PCIE_RC_DR_DLL_UP 0x00000001 /* Data Link Layer Up */
- +#define PCIE_RC_DR_CURRENT_POWER_STATE 0x0000000E /* Current Power State */
- +#define PCIE_RC_DR_CURRENT_POWER_STATE_S 1
- +#define PCIE_RC_DR_CURRENT_LTSSM_STATE 0x000001F0 /* Current LTSSM State */
- +#define PCIE_RC_DR_CURRENT_LTSSM_STATE_S 4
- +
- +#define PCIE_RC_DR_PM_DEV_STATE 0x00000E00 /* Power Management D-State */
- +#define PCIE_RC_DR_PM_DEV_STATE_S 9
- +
- +#define PCIE_RC_DR_PM_ENABLED 0x00001000 /* Power Management State from PMU */
- +#define PCIE_RC_DR_PME_EVENT_ENABLED 0x00002000 /* Power Management Event Enable State */
- +#define PCIE_RC_DR_AUX_POWER_ENABLED 0x00004000 /* Auxiliary Power Enable */
- +
- +/* Current Power State Definition */
- +enum {
- + PCIE_RC_DR_D0 = 0,
- + PCIE_RC_DR_D1, /* Not supported */
- + PCIE_RC_DR_D2, /* Not supported */
- + PCIE_RC_DR_D3,
- + PCIE_RC_DR_UN,
- +};
- +
- +/* PHY Link Status Register */
- +#define PCIE_PHY_SR(X) (volatile u32*)(PCIE_APP_PORT_TO_BASE(X) + 0x18)
- +#define PCIE_PHY_SR_PHY_LINK_UP 0x00000001 /* PHY Link Up/Down Indicator */
- +
- +/* Electromechanical Control Register */
- +#define PCIE_EM_CR(X) (volatile u32*)(PCIE_APP_PORT_TO_BASE(X) + 0x1C)
- +#define PCIE_EM_CR_CARD_IS_PRESENT 0x00000001 /* Card Presence Detect State */
- +#define PCIE_EM_CR_MRL_OPEN 0x00000002 /* MRL Sensor State */
- +#define PCIE_EM_CR_POWER_FAULT_SET 0x00000004 /* Power Fault Detected */
- +#define PCIE_EM_CR_MRL_SENSOR_SET 0x00000008 /* MRL Sensor Changed */
- +#define PCIE_EM_CR_PRESENT_DETECT_SET 0x00000010 /* Card Presense Detect Changed */
- +#define PCIE_EM_CR_CMD_CPL_INT_SET 0x00000020 /* Command Complete Interrupt */
- +#define PCIE_EM_CR_SYS_INTERLOCK_SET 0x00000040 /* System Electromechanical IterLock Engaged */
- +#define PCIE_EM_CR_ATTENTION_BUTTON_SET 0x00000080 /* Attention Button Pressed */
- +
- +/* Interrupt Status Register */
- +#define PCIE_IR_SR(X) (volatile u32*)(PCIE_APP_PORT_TO_BASE(X) + 0x20)
- +#define PCIE_IR_SR_PME_CAUSE_MSI 0x00000002 /* MSI caused by PME */
- +#define PCIE_IR_SR_HP_PME_WAKE_GEN 0x00000004 /* Hotplug PME Wake Generation */
- +#define PCIE_IR_SR_HP_MSI 0x00000008 /* Hotplug MSI */
- +#define PCIE_IR_SR_AHB_LU_ERR 0x00000030 /* AHB Bridge Lookup Error Signals */
- +#define PCIE_IR_SR_AHB_LU_ERR_S 4
- +#define PCIE_IR_SR_INT_MSG_NUM 0x00003E00 /* Interrupt Message Number */
- +#define PCIE_IR_SR_INT_MSG_NUM_S 9
- +#define PCIE_IR_SR_AER_INT_MSG_NUM 0xF8000000 /* Advanced Error Interrupt Message Number */
- +#define PCIE_IR_SR_AER_INT_MSG_NUM_S 27
- +
- +/* Message Control Register */
- +#define PCIE_MSG_CR(X) (volatile u32*)(PCIE_APP_PORT_TO_BASE(X) + 0x30)
- +#define PCIE_MSG_CR_GEN_PME_TURN_OFF_MSG 0x00000001 /* Generate PME Turn Off Message */
- +#define PCIE_MSG_CR_GEN_UNLOCK_MSG 0x00000002 /* Generate Unlock Message */
- +
- +#define PCIE_VDM_DR(X) (volatile u32*)(PCIE_APP_PORT_TO_BASE(X) + 0x34)
- +
- +/* Vendor-Defined Message Requester ID Register */
- +#define PCIE_VDM_RID(X) (PCIE_APP_PORT_TO_BASE (X) + 0x38)
- +#define PCIE_VDM_RID_VENROR_MSG_REQ_ID 0x0000FFFF
- +#define PCIE_VDM_RID_VDMRID_S 0
- +
- +/* ASPM Control Register */
- +#define PCIE_ASPM_CR(X) (volatile u32*)(PCIE_APP_PORT_TO_BASE(X) + 0x40)
- +#define PCIE_ASPM_CR_HOT_RST 0x00000001 /* Hot Reset Request to the downstream device */
- +#define PCIE_ASPM_CR_REQ_EXIT_L1 0x00000002 /* Request to Exit L1 */
- +#define PCIE_ASPM_CR_REQ_ENTER_L1 0x00000004 /* Request to Enter L1 */
- +
- +/* Vendor Message DW0 Register */
- +#define PCIE_VM_MSG_DW0(X) (volatile u32*)(PCIE_APP_PORT_TO_BASE(X) + 0x50)
- +#define PCIE_VM_MSG_DW0_TYPE 0x0000001F /* Message type */
- +#define PCIE_VM_MSG_DW0_TYPE_S 0
- +#define PCIE_VM_MSG_DW0_FORMAT 0x00000060 /* Format */
- +#define PCIE_VM_MSG_DW0_FORMAT_S 5
- +#define PCIE_VM_MSG_DW0_TC 0x00007000 /* Traffic Class */
- +#define PCIE_VM_MSG_DW0_TC_S 12
- +#define PCIE_VM_MSG_DW0_ATTR 0x000C0000 /* Atrributes */
- +#define PCIE_VM_MSG_DW0_ATTR_S 18
- +#define PCIE_VM_MSG_DW0_EP_TLP 0x00100000 /* Poisoned TLP */
- +#define PCIE_VM_MSG_DW0_TD 0x00200000 /* TLP Digest */
- +#define PCIE_VM_MSG_DW0_LEN 0xFFC00000 /* Length */
- +#define PCIE_VM_MSG_DW0_LEN_S 22
- +
- +/* Format Definition */
- +enum {
- + PCIE_VM_MSG_FORMAT_00 = 0, /* 3DW Hdr, no data*/
- + PCIE_VM_MSG_FORMAT_01, /* 4DW Hdr, no data */
- + PCIE_VM_MSG_FORMAT_10, /* 3DW Hdr, with data */
- + PCIE_VM_MSG_FORMAT_11, /* 4DW Hdr, with data */
- +};
- +
- +/* Traffic Class Definition */
- +enum {
- + PCIE_VM_MSG_TC0 = 0,
- + PCIE_VM_MSG_TC1,
- + PCIE_VM_MSG_TC2,
- + PCIE_VM_MSG_TC3,
- + PCIE_VM_MSG_TC4,
- + PCIE_VM_MSG_TC5,
- + PCIE_VM_MSG_TC6,
- + PCIE_VM_MSG_TC7,
- +};
- +
- +/* Attributes Definition */
- +enum {
- + PCIE_VM_MSG_ATTR_00 = 0, /* RO and No Snoop cleared */
- + PCIE_VM_MSG_ATTR_01, /* RO cleared , No Snoop set */
- + PCIE_VM_MSG_ATTR_10, /* RO set, No Snoop cleared*/
- + PCIE_VM_MSG_ATTR_11, /* RO and No Snoop set */
- +};
- +
- +/* Payload Size Definition */
- +#define PCIE_VM_MSG_LEN_MIN 0
- +#define PCIE_VM_MSG_LEN_MAX 1024
- +
- +/* Vendor Message DW1 Register */
- +#define PCIE_VM_MSG_DW1(X) (volatile u32*)(PCIE_APP_PORT_TO_BASE(X) + 0x54)
- +#define PCIE_VM_MSG_DW1_FUNC_NUM 0x00000070 /* Function Number */
- +#define PCIE_VM_MSG_DW1_FUNC_NUM_S 8
- +#define PCIE_VM_MSG_DW1_CODE 0x00FF0000 /* Message Code */
- +#define PCIE_VM_MSG_DW1_CODE_S 16
- +#define PCIE_VM_MSG_DW1_TAG 0xFF000000 /* Tag */
- +#define PCIE_VM_MSG_DW1_TAG_S 24
- +
- +#define PCIE_VM_MSG_DW2(X) (volatile u32*)(PCIE_APP_PORT_TO_BASE(X) + 0x58)
- +#define PCIE_VM_MSG_DW3(X) (volatile u32*)(PCIE_APP_PORT_TO_BASE(X) + 0x5C)
- +
- +/* Vendor Message Request Register */
- +#define PCIE_VM_MSG_REQR(X) (volatile u32*)(PCIE_APP_PORT_TO_BASE(X) + 0x60)
- +#define PCIE_VM_MSG_REQR_REQ 0x00000001 /* Vendor Message Request */
- +
- +
- +/* AHB Slave Side Band Control Register */
- +#define PCIE_AHB_SSB(X) (volatile u32*)(PCIE_APP_PORT_TO_BASE(X) + 0x70)
- +#define PCIE_AHB_SSB_REQ_BCM 0x00000001 /* Slave Reques BCM filed */
- +#define PCIE_AHB_SSB_REQ_EP 0x00000002 /* Slave Reques EP filed */
- +#define PCIE_AHB_SSB_REQ_TD 0x00000004 /* Slave Reques TD filed */
- +#define PCIE_AHB_SSB_REQ_ATTR 0x00000018 /* Slave Reques Attribute number */
- +#define PCIE_AHB_SSB_REQ_ATTR_S 3
- +#define PCIE_AHB_SSB_REQ_TC 0x000000E0 /* Slave Request TC Field */
- +#define PCIE_AHB_SSB_REQ_TC_S 5
- +
- +/* AHB Master SideBand Ctrl Register */
- +#define PCIE_AHB_MSB(X) (volatile u32*)(PCIE_APP_PORT_TO_BASE(X) + 0x74)
- +#define PCIE_AHB_MSB_RESP_ATTR 0x00000003 /* Master Response Attribute number */
- +#define PCIE_AHB_MSB_RESP_ATTR_S 0
- +#define PCIE_AHB_MSB_RESP_BAD_EOT 0x00000004 /* Master Response Badeot filed */
- +#define PCIE_AHB_MSB_RESP_BCM 0x00000008 /* Master Response BCM filed */
- +#define PCIE_AHB_MSB_RESP_EP 0x00000010 /* Master Response EP filed */
- +#define PCIE_AHB_MSB_RESP_TD 0x00000020 /* Master Response TD filed */
- +#define PCIE_AHB_MSB_RESP_FUN_NUM 0x000003C0 /* Master Response Function number */
- +#define PCIE_AHB_MSB_RESP_FUN_NUM_S 6
- +
- +/* AHB Control Register, fixed bus enumeration exception */
- +#define PCIE_AHB_CTRL(X) (volatile u32*)(PCIE_APP_PORT_TO_BASE(X) + 0x78)
- +#define PCIE_AHB_CTRL_BUS_ERROR_SUPPRESS 0x00000001
- +
- +/* Interrupt Enalbe Register */
- +#define PCIE_IRNEN(X) (volatile u32*)(PCIE_APP_PORT_TO_BASE(X) + 0xF4)
- +#define PCIE_IRNCR(X) (volatile u32*)(PCIE_APP_PORT_TO_BASE(X) + 0xF8)
- +#define PCIE_IRNICR(X) (volatile u32*)(PCIE_APP_PORT_TO_BASE(X) + 0xFC)
- +
- +/* PCIe interrupt enable/control/capture register definition */
- +#define PCIE_IRN_AER_REPORT 0x00000001 /* AER Interrupt */
- +#define PCIE_IRN_AER_MSIX 0x00000002 /* Advanced Error MSI-X Interrupt */
- +#define PCIE_IRN_PME 0x00000004 /* PME Interrupt */
- +#define PCIE_IRN_HOTPLUG 0x00000008 /* Hotplug Interrupt */
- +#define PCIE_IRN_RX_VDM_MSG 0x00000010 /* Vendor-Defined Message Interrupt */
- +#define PCIE_IRN_RX_CORRECTABLE_ERR_MSG 0x00000020 /* Correctable Error Message Interrupt */
- +#define PCIE_IRN_RX_NON_FATAL_ERR_MSG 0x00000040 /* Non-fatal Error Message */
- +#define PCIE_IRN_RX_FATAL_ERR_MSG 0x00000080 /* Fatal Error Message */
- +#define PCIE_IRN_RX_PME_MSG 0x00000100 /* PME Message Interrupt */
- +#define PCIE_IRN_RX_PME_TURNOFF_ACK 0x00000200 /* PME Turnoff Ack Message Interrupt */
- +#define PCIE_IRN_AHB_BR_FATAL_ERR 0x00000400 /* AHB Fatal Error Interrupt */
- +#define PCIE_IRN_LINK_AUTO_BW_STATUS 0x00000800 /* Link Auto Bandwidth Status Interrupt */
- +#define PCIE_IRN_BW_MGT 0x00001000 /* Bandwidth Managment Interrupt */
- +#define PCIE_IRN_INTA 0x00002000 /* INTA */
- +#define PCIE_IRN_INTB 0x00004000 /* INTB */
- +#define PCIE_IRN_INTC 0x00008000 /* INTC */
- +#define PCIE_IRN_INTD 0x00010000 /* INTD */
- +#define PCIE_IRN_WAKEUP 0x00020000 /* Wake up Interrupt */
- +
- +#define PCIE_RC_CORE_COMBINED_INT (PCIE_IRN_AER_REPORT | PCIE_IRN_AER_MSIX | PCIE_IRN_PME | \
- + PCIE_IRN_HOTPLUG | PCIE_IRN_RX_VDM_MSG | PCIE_IRN_RX_CORRECTABLE_ERR_MSG |\
- + PCIE_IRN_RX_NON_FATAL_ERR_MSG | PCIE_IRN_RX_FATAL_ERR_MSG | \
- + PCIE_IRN_RX_PME_MSG | PCIE_IRN_RX_PME_TURNOFF_ACK | PCIE_IRN_AHB_BR_FATAL_ERR | \
- + PCIE_IRN_LINK_AUTO_BW_STATUS | PCIE_IRN_BW_MGT)
- +/* PCIe RC Configuration Register */
- +#define PCIE_VDID(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x00)
- +
- +/* Bit definition from pci_reg.h */
- +#define PCIE_PCICMDSTS(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x04)
- +#define PCIE_CCRID(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x08)
- +#define PCIE_CLSLTHTBR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x0C) /* EP only */
- +/* BAR0, BAR1,Only necessary if the bridges implements a device-specific register set or memory buffer */
- +#define PCIE_BAR0(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x10) /* Not used*/
- +#define PCIE_BAR1(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x14) /* Not used */
- +
- +#define PCIE_BNR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x18) /* Mandatory */
- +/* Bus Number Register bits */
- +#define PCIE_BNR_PRIMARY_BUS_NUM 0x000000FF
- +#define PCIE_BNR_PRIMARY_BUS_NUM_S 0
- +#define PCIE_PNR_SECONDARY_BUS_NUM 0x0000FF00
- +#define PCIE_PNR_SECONDARY_BUS_NUM_S 8
- +#define PCIE_PNR_SUB_BUS_NUM 0x00FF0000
- +#define PCIE_PNR_SUB_BUS_NUM_S 16
- +
- +/* IO Base/Limit Register bits */
- +#define PCIE_IOBLSECS(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x1C) /* RC only */
- +#define PCIE_IOBLSECS_32BIT_IO_ADDR 0x00000001
- +#define PCIE_IOBLSECS_IO_BASE_ADDR 0x000000F0
- +#define PCIE_IOBLSECS_IO_BASE_ADDR_S 4
- +#define PCIE_IOBLSECS_32BIT_IOLIMT 0x00000100
- +#define PCIE_IOBLSECS_IO_LIMIT_ADDR 0x0000F000
- +#define PCIE_IOBLSECS_IO_LIMIT_ADDR_S 12
- +
- +/* Non-prefetchable Memory Base/Limit Register bit */
- +#define PCIE_MBML(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x20) /* RC only */
- +#define PCIE_MBML_MEM_BASE_ADDR 0x0000FFF0
- +#define PCIE_MBML_MEM_BASE_ADDR_S 4
- +#define PCIE_MBML_MEM_LIMIT_ADDR 0xFFF00000
- +#define PCIE_MBML_MEM_LIMIT_ADDR_S 20
- +
- +/* Prefetchable Memory Base/Limit Register bit */
- +#define PCIE_PMBL(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x24) /* RC only */
- +#define PCIE_PMBL_64BIT_ADDR 0x00000001
- +#define PCIE_PMBL_UPPER_12BIT 0x0000FFF0
- +#define PCIE_PMBL_UPPER_12BIT_S 4
- +#define PCIE_PMBL_E64MA 0x00010000
- +#define PCIE_PMBL_END_ADDR 0xFFF00000
- +#define PCIE_PMBL_END_ADDR_S 20
- +#define PCIE_PMBU32(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x28) /* RC only */
- +#define PCIE_PMLU32(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x2C) /* RC only */
- +
- +/* I/O Base/Limit Upper 16 bits register */
- +#define PCIE_IO_BANDL(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x30) /* RC only */
- +#define PCIE_IO_BANDL_UPPER_16BIT_IO_BASE 0x0000FFFF
- +#define PCIE_IO_BANDL_UPPER_16BIT_IO_BASE_S 0
- +#define PCIE_IO_BANDL_UPPER_16BIT_IO_LIMIT 0xFFFF0000
- +#define PCIE_IO_BANDL_UPPER_16BIT_IO_LIMIT_S 16
- +
- +#define PCIE_CPR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x34)
- +#define PCIE_EBBAR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x38)
- +
- +/* Interrupt and Secondary Bridge Control Register */
- +#define PCIE_INTRBCTRL(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x3C)
- +
- +#define PCIE_INTRBCTRL_INT_LINE 0x000000FF
- +#define PCIE_INTRBCTRL_INT_LINE_S 0
- +#define PCIE_INTRBCTRL_INT_PIN 0x0000FF00
- +#define PCIE_INTRBCTRL_INT_PIN_S 8
- +#define PCIE_INTRBCTRL_PARITY_ERR_RESP_ENABLE 0x00010000 /* #PERR */
- +#define PCIE_INTRBCTRL_SERR_ENABLE 0x00020000 /* #SERR */
- +#define PCIE_INTRBCTRL_ISA_ENABLE 0x00040000 /* ISA enable, IO 64KB only */
- +#define PCIE_INTRBCTRL_VGA_ENABLE 0x00080000 /* VGA enable */
- +#define PCIE_INTRBCTRL_VGA_16BIT_DECODE 0x00100000 /* VGA 16bit decode */
- +#define PCIE_INTRBCTRL_RST_SECONDARY_BUS 0x00400000 /* Secondary bus rest, hot rest, 1ms */
- +/* Others are read only */
- +enum {
- + PCIE_INTRBCTRL_INT_NON = 0,
- + PCIE_INTRBCTRL_INTA,
- + PCIE_INTRBCTRL_INTB,
- + PCIE_INTRBCTRL_INTC,
- + PCIE_INTRBCTRL_INTD,
- +};
- +
- +#define PCIE_PM_CAPR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x40)
- +
- +/* Power Management Control and Status Register */
- +#define PCIE_PM_CSR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x44)
- +
- +#define PCIE_PM_CSR_POWER_STATE 0x00000003 /* Power State */
- +#define PCIE_PM_CSR_POWER_STATE_S 0
- +#define PCIE_PM_CSR_SW_RST 0x00000008 /* Soft Reset Enabled */
- +#define PCIE_PM_CSR_PME_ENABLE 0x00000100 /* PME Enable */
- +#define PCIE_PM_CSR_PME_STATUS 0x00008000 /* PME status */
- +
- +/* MSI Capability Register for EP */
- +#define PCIE_MCAPR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x50)
- +
- +#define PCIE_MCAPR_MSI_CAP_ID 0x000000FF /* MSI Capability ID */
- +#define PCIE_MCAPR_MSI_CAP_ID_S 0
- +#define PCIE_MCAPR_MSI_NEXT_CAP_PTR 0x0000FF00 /* Next Capability Pointer */
- +#define PCIE_MCAPR_MSI_NEXT_CAP_PTR_S 8
- +#define PCIE_MCAPR_MSI_ENABLE 0x00010000 /* MSI Enable */
- +#define PCIE_MCAPR_MULTI_MSG_CAP 0x000E0000 /* Multiple Message Capable */
- +#define PCIE_MCAPR_MULTI_MSG_CAP_S 17
- +#define PCIE_MCAPR_MULTI_MSG_ENABLE 0x00700000 /* Multiple Message Enable */
- +#define PCIE_MCAPR_MULTI_MSG_ENABLE_S 20
- +#define PCIE_MCAPR_ADDR64_CAP 0X00800000 /* 64-bit Address Capable */
- +
- +/* MSI Message Address Register */
- +#define PCIE_MA(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x54)
- +
- +#define PCIE_MA_ADDR_MASK 0xFFFFFFFC /* Message Address */
- +
- +/* MSI Message Upper Address Register */
- +#define PCIE_MUA(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x58)
- +
- +/* MSI Message Data Register */
- +#define PCIE_MD(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x5C)
- +
- +#define PCIE_MD_DATA 0x0000FFFF /* Message Data */
- +#define PCIE_MD_DATA_S 0
- +
- +/* PCI Express Capability Register */
- +#define PCIE_XCAP(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x70)
- +
- +#define PCIE_XCAP_ID 0x000000FF /* PCI Express Capability ID */
- +#define PCIE_XCAP_ID_S 0
- +#define PCIE_XCAP_NEXT_CAP 0x0000FF00 /* Next Capability Pointer */
- +#define PCIE_XCAP_NEXT_CAP_S 8
- +#define PCIE_XCAP_VER 0x000F0000 /* PCI Express Capability Version */
- +#define PCIE_XCAP_VER_S 16
- +#define PCIE_XCAP_DEV_PORT_TYPE 0x00F00000 /* Device Port Type */
- +#define PCIE_XCAP_DEV_PORT_TYPE_S 20
- +#define PCIE_XCAP_SLOT_IMPLEMENTED 0x01000000 /* Slot Implemented */
- +#define PCIE_XCAP_MSG_INT_NUM 0x3E000000 /* Interrupt Message Number */
- +#define PCIE_XCAP_MSG_INT_NUM_S 25
- +
- +/* Device Capability Register */
- +#define PCIE_DCAP(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x74)
- +
- +#define PCIE_DCAP_MAX_PAYLOAD_SIZE 0x00000007 /* Max Payload size */
- +#define PCIE_DCAP_MAX_PAYLOAD_SIZE_S 0
- +#define PCIE_DCAP_PHANTOM_FUNC 0x00000018 /* Phanton Function, not supported */
- +#define PCIE_DCAP_PHANTOM_FUNC_S 3
- +#define PCIE_DCAP_EXT_TAG 0x00000020 /* Extended Tag Field */
- +#define PCIE_DCAP_EP_L0S_LATENCY 0x000001C0 /* EP L0s latency only */
- +#define PCIE_DCAP_EP_L0S_LATENCY_S 6
- +#define PCIE_DCAP_EP_L1_LATENCY 0x00000E00 /* EP L1 latency only */
- +#define PCIE_DCAP_EP_L1_LATENCY_S 9
- +#define PCIE_DCAP_ROLE_BASE_ERR_REPORT 0x00008000 /* Role Based ERR */
- +
- +/* Maximum payload size supported */
- +enum {
- + PCIE_MAX_PAYLOAD_128 = 0,
- + PCIE_MAX_PAYLOAD_256,
- + PCIE_MAX_PAYLOAD_512,
- + PCIE_MAX_PAYLOAD_1024,
- + PCIE_MAX_PAYLOAD_2048,
- + PCIE_MAX_PAYLOAD_4096,
- +};
- +
- +/* Device Control and Status Register */
- +#define PCIE_DCTLSTS(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x78)
- +
- +#define PCIE_DCTLSTS_CORRECTABLE_ERR_EN 0x00000001 /* COR-ERR */
- +#define PCIE_DCTLSTS_NONFATAL_ERR_EN 0x00000002 /* Non-fatal ERR */
- +#define PCIE_DCTLSTS_FATAL_ERR_EN 0x00000004 /* Fatal ERR */
- +#define PCIE_DCTLSYS_UR_REQ_EN 0x00000008 /* UR ERR */
- +#define PCIE_DCTLSTS_RELAXED_ORDERING_EN 0x00000010 /* Enable relaxing ordering */
- +#define PCIE_DCTLSTS_MAX_PAYLOAD_SIZE 0x000000E0 /* Max payload mask */
- +#define PCIE_DCTLSTS_MAX_PAYLOAD_SIZE_S 5
- +#define PCIE_DCTLSTS_EXT_TAG_EN 0x00000100 /* Extended tag field */
- +#define PCIE_DCTLSTS_PHANTOM_FUNC_EN 0x00000200 /* Phantom Function Enable */
- +#define PCIE_DCTLSTS_AUX_PM_EN 0x00000400 /* AUX Power PM Enable */
- +#define PCIE_DCTLSTS_NO_SNOOP_EN 0x00000800 /* Enable no snoop, except root port*/
- +#define PCIE_DCTLSTS_MAX_READ_SIZE 0x00007000 /* Max Read Request size*/
- +#define PCIE_DCTLSTS_MAX_READ_SIZE_S 12
- +#define PCIE_DCTLSTS_CORRECTABLE_ERR 0x00010000 /* COR-ERR Detected */
- +#define PCIE_DCTLSTS_NONFATAL_ERR 0x00020000 /* Non-Fatal ERR Detected */
- +#define PCIE_DCTLSTS_FATAL_ER 0x00040000 /* Fatal ERR Detected */
- +#define PCIE_DCTLSTS_UNSUPPORTED_REQ 0x00080000 /* UR Detected */
- +#define PCIE_DCTLSTS_AUX_POWER 0x00100000 /* Aux Power Detected */
- +#define PCIE_DCTLSTS_TRANSACT_PENDING 0x00200000 /* Transaction pending */
- +
- +#define PCIE_DCTLSTS_ERR_EN (PCIE_DCTLSTS_CORRECTABLE_ERR_EN | \
- + PCIE_DCTLSTS_NONFATAL_ERR_EN | PCIE_DCTLSTS_FATAL_ERR_EN | \
- + PCIE_DCTLSYS_UR_REQ_EN)
- +
- +/* Link Capability Register */
- +#define PCIE_LCAP(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x7C)
- +#define PCIE_LCAP_MAX_LINK_SPEED 0x0000000F /* Max link speed, 0x1 by default */
- +#define PCIE_LCAP_MAX_LINK_SPEED_S 0
- +#define PCIE_LCAP_MAX_LENGTH_WIDTH 0x000003F0 /* Maxium Length Width */
- +#define PCIE_LCAP_MAX_LENGTH_WIDTH_S 4
- +#define PCIE_LCAP_ASPM_LEVEL 0x00000C00 /* Active State Link PM Support */
- +#define PCIE_LCAP_ASPM_LEVEL_S 10
- +#define PCIE_LCAP_L0S_EIXT_LATENCY 0x00007000 /* L0s Exit Latency */
- +#define PCIE_LCAP_L0S_EIXT_LATENCY_S 12
- +#define PCIE_LCAP_L1_EXIT_LATENCY 0x00038000 /* L1 Exit Latency */
- +#define PCIE_LCAP_L1_EXIT_LATENCY_S 15
- +#define PCIE_LCAP_CLK_PM 0x00040000 /* Clock Power Management */
- +#define PCIE_LCAP_SDER 0x00080000 /* Surprise Down Error Reporting */
- +#define PCIE_LCAP_DLL_ACTIVE_REPROT 0x00100000 /* Data Link Layer Active Reporting Capable */
- +#define PCIE_LCAP_PORT_NUM 0xFF0000000 /* Port number */
- +#define PCIE_LCAP_PORT_NUM_S 24
- +
- +/* Maximum Length width definition */
- +#define PCIE_MAX_LENGTH_WIDTH_RES 0x00
- +#define PCIE_MAX_LENGTH_WIDTH_X1 0x01 /* Default */
- +#define PCIE_MAX_LENGTH_WIDTH_X2 0x02
- +#define PCIE_MAX_LENGTH_WIDTH_X4 0x04
- +#define PCIE_MAX_LENGTH_WIDTH_X8 0x08
- +#define PCIE_MAX_LENGTH_WIDTH_X12 0x0C
- +#define PCIE_MAX_LENGTH_WIDTH_X16 0x10
- +#define PCIE_MAX_LENGTH_WIDTH_X32 0x20
- +
- +/* Active State Link PM definition */
- +enum {
- + PCIE_ASPM_RES0 = 0,
- + PCIE_ASPM_L0S_ENTRY_SUPPORT, /* L0s */
- + PCIE_ASPM_RES1,
- + PCIE_ASPM_L0S_L1_ENTRY_SUPPORT, /* L0s and L1, default */
- +};
- +
- +/* L0s Exit Latency definition */
- +enum {
- + PCIE_L0S_EIXT_LATENCY_L64NS = 0, /* < 64 ns */
- + PCIE_L0S_EIXT_LATENCY_B64A128, /* > 64 ns < 128 ns */
- + PCIE_L0S_EIXT_LATENCY_B128A256, /* > 128 ns < 256 ns */
- + PCIE_L0S_EIXT_LATENCY_B256A512, /* > 256 ns < 512 ns */
- + PCIE_L0S_EIXT_LATENCY_B512TO1U, /* > 512 ns < 1 us */
- + PCIE_L0S_EIXT_LATENCY_B1A2U, /* > 1 us < 2 us */
- + PCIE_L0S_EIXT_LATENCY_B2A4U, /* > 2 us < 4 us */
- + PCIE_L0S_EIXT_LATENCY_M4US, /* > 4 us */
- +};
- +
- +/* L1 Exit Latency definition */
- +enum {
- + PCIE_L1_EXIT_LATENCY_L1US = 0, /* < 1 us */
- + PCIE_L1_EXIT_LATENCY_B1A2, /* > 1 us < 2 us */
- + PCIE_L1_EXIT_LATENCY_B2A4, /* > 2 us < 4 us */
- + PCIE_L1_EXIT_LATENCY_B4A8, /* > 4 us < 8 us */
- + PCIE_L1_EXIT_LATENCY_B8A16, /* > 8 us < 16 us */
- + PCIE_L1_EXIT_LATENCY_B16A32, /* > 16 us < 32 us */
- + PCIE_L1_EXIT_LATENCY_B32A64, /* > 32 us < 64 us */
- + PCIE_L1_EXIT_LATENCY_M64US, /* > 64 us */
- +};
- +
- +/* Link Control and Status Register */
- +#define PCIE_LCTLSTS(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x80)
- +#define PCIE_LCTLSTS_ASPM_ENABLE 0x00000003 /* Active State Link PM Control */
- +#define PCIE_LCTLSTS_ASPM_ENABLE_S 0
- +#define PCIE_LCTLSTS_RCB128 0x00000008 /* Read Completion Boundary 128*/
- +#define PCIE_LCTLSTS_LINK_DISABLE 0x00000010 /* Link Disable */
- +#define PCIE_LCTLSTS_RETRIAN_LINK 0x00000020 /* Retrain Link */
- +#define PCIE_LCTLSTS_COM_CLK_CFG 0x00000040 /* Common Clock Configuration */
- +#define PCIE_LCTLSTS_EXT_SYNC 0x00000080 /* Extended Synch */
- +#define PCIE_LCTLSTS_CLK_PM_EN 0x00000100 /* Enable Clock Powerm Management */
- +#define PCIE_LCTLSTS_LINK_SPEED 0x000F0000 /* Link Speed */
- +#define PCIE_LCTLSTS_LINK_SPEED_S 16
- +#define PCIE_LCTLSTS_NEGOTIATED_LINK_WIDTH 0x03F00000 /* Negotiated Link Width */
- +#define PCIE_LCTLSTS_NEGOTIATED_LINK_WIDTH_S 20
- +#define PCIE_LCTLSTS_RETRAIN_PENDING 0x08000000 /* Link training is ongoing */
- +#define PCIE_LCTLSTS_SLOT_CLK_CFG 0x10000000 /* Slot Clock Configuration */
- +#define PCIE_LCTLSTS_DLL_ACTIVE 0x20000000 /* Data Link Layer Active */
- +
- +/* Slot Capabilities Register */
- +#define PCIE_SLCAP(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x84)
- +
- +/* Slot Capabilities */
- +#define PCIE_SLCTLSTS(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x88)
- +
- +/* Root Control and Capability Register */
- +#define PCIE_RCTLCAP(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x8C)
- +#define PCIE_RCTLCAP_SERR_ON_CORRECTABLE_ERR 0x00000001 /* #SERR on COR-ERR */
- +#define PCIE_RCTLCAP_SERR_ON_NONFATAL_ERR 0x00000002 /* #SERR on Non-Fatal ERR */
- +#define PCIE_RCTLCAP_SERR_ON_FATAL_ERR 0x00000004 /* #SERR on Fatal ERR */
- +#define PCIE_RCTLCAP_PME_INT_EN 0x00000008 /* PME Interrupt Enable */
- +#define PCIE_RCTLCAP_SERR_ENABLE (PCIE_RCTLCAP_SERR_ON_CORRECTABLE_ERR | \
- + PCIE_RCTLCAP_SERR_ON_NONFATAL_ERR | PCIE_RCTLCAP_SERR_ON_FATAL_ERR)
- +/* Root Status Register */
- +#define PCIE_RSTS(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x90)
- +#define PCIE_RSTS_PME_REQ_ID 0x0000FFFF /* PME Request ID */
- +#define PCIE_RSTS_PME_REQ_ID_S 0
- +#define PCIE_RSTS_PME_STATUS 0x00010000 /* PME Status */
- +#define PCIE_RSTS_PME_PENDING 0x00020000 /* PME Pending */
- +
- +/* PCI Express Enhanced Capability Header */
- +#define PCIE_ENHANCED_CAP(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x100)
- +#define PCIE_ENHANCED_CAP_ID 0x0000FFFF /* PCI Express Extended Capability ID */
- +#define PCIE_ENHANCED_CAP_ID_S 0
- +#define PCIE_ENHANCED_CAP_VER 0x000F0000 /* Capability Version */
- +#define PCIE_ENHANCED_CAP_VER_S 16
- +#define PCIE_ENHANCED_CAP_NEXT_OFFSET 0xFFF00000 /* Next Capability Offset */
- +#define PCIE_ENHANCED_CAP_NEXT_OFFSET_S 20
- +
- +/* Uncorrectable Error Status Register */
- +#define PCIE_UES_R(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x104)
- +#define PCIE_DATA_LINK_PROTOCOL_ERR 0x00000010 /* Data Link Protocol Error Status */
- +#define PCIE_SURPRISE_DOWN_ERROR 0x00000020 /* Surprise Down Error Status */
- +#define PCIE_POISONED_TLP 0x00001000 /* Poisoned TLP Status */
- +#define PCIE_FC_PROTOCOL_ERR 0x00002000 /* Flow Control Protocol Error Status */
- +#define PCIE_COMPLETION_TIMEOUT 0x00004000 /* Completion Timeout Status */
- +#define PCIE_COMPLETOR_ABORT 0x00008000 /* Completer Abort Error */
- +#define PCIE_UNEXPECTED_COMPLETION 0x00010000 /* Unexpected Completion Status */
- +#define PCIE_RECEIVER_OVERFLOW 0x00020000 /* Receive Overflow Status */
- +#define PCIE_MALFORNED_TLP 0x00040000 /* Malformed TLP Stauts */
- +#define PCIE_ECRC_ERR 0x00080000 /* ECRC Error Stauts */
- +#define PCIE_UR_REQ 0x00100000 /* Unsupported Request Error Status */
- +#define PCIE_ALL_UNCORRECTABLE_ERR (PCIE_DATA_LINK_PROTOCOL_ERR | PCIE_SURPRISE_DOWN_ERROR | \
- + PCIE_POISONED_TLP | PCIE_FC_PROTOCOL_ERR | PCIE_COMPLETION_TIMEOUT | \
- + PCIE_COMPLETOR_ABORT | PCIE_UNEXPECTED_COMPLETION | PCIE_RECEIVER_OVERFLOW |\
- + PCIE_MALFORNED_TLP | PCIE_ECRC_ERR | PCIE_UR_REQ)
- +
- +/* Uncorrectable Error Mask Register, Mask means no report */
- +#define PCIE_UEMR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x108)
- +
- +/* Uncorrectable Error Severity Register */
- +#define PCIE_UESR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x10C)
- +
- +/* Correctable Error Status Register */
- +#define PCIE_CESR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x110)
- +#define PCIE_RX_ERR 0x00000001 /* Receive Error Status */
- +#define PCIE_BAD_TLP 0x00000040 /* Bad TLP Status */
- +#define PCIE_BAD_DLLP 0x00000080 /* Bad DLLP Status */
- +#define PCIE_REPLAY_NUM_ROLLOVER 0x00000100 /* Replay Number Rollover Status */
- +#define PCIE_REPLAY_TIMER_TIMEOUT_ERR 0x00001000 /* Reply Timer Timeout Status */
- +#define PCIE_ADVISORY_NONFTAL_ERR 0x00002000 /* Advisory Non-Fatal Error Status */
- +#define PCIE_CORRECTABLE_ERR (PCIE_RX_ERR | PCIE_BAD_TLP | PCIE_BAD_DLLP | PCIE_REPLAY_NUM_ROLLOVER |\
- + PCIE_REPLAY_TIMER_TIMEOUT_ERR | PCIE_ADVISORY_NONFTAL_ERR)
- +
- +/* Correctable Error Mask Register */
- +#define PCIE_CEMR(X) (volatile u32*)(PCIE_RC_CFG_BASE + 0x114)
- +
- +/* Advanced Error Capabilities and Control Register */
- +#define PCIE_AECCR(X) (volatile u32*)(PCIE_RC_CFG_BASE + 0x118)
- +#define PCIE_AECCR_FIRST_ERR_PTR 0x0000001F /* First Error Pointer */
- +#define PCIE_AECCR_FIRST_ERR_PTR_S 0
- +#define PCIE_AECCR_ECRC_GEN_CAP 0x00000020 /* ECRC Generation Capable */
- +#define PCIE_AECCR_ECRC_GEN_EN 0x00000040 /* ECRC Generation Enable */
- +#define PCIE_AECCR_ECRC_CHECK_CAP 0x00000080 /* ECRC Check Capable */
- +#define PCIE_AECCR_ECRC_CHECK_EN 0x00000100 /* ECRC Check Enable */
- +
- +/* Header Log Register 1 */
- +#define PCIE_HLR1(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x11C)
- +
- +/* Header Log Register 2 */
- +#define PCIE_HLR2(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x120)
- +
- +/* Header Log Register 3 */
- +#define PCIE_HLR3(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x124)
- +
- +/* Header Log Register 4 */
- +#define PCIE_HLR4(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x128)
- +
- +/* Root Error Command Register */
- +#define PCIE_RECR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x12C)
- +#define PCIE_RECR_CORRECTABLE_ERR_REPORT_EN 0x00000001 /* COR-ERR */
- +#define PCIE_RECR_NONFATAL_ERR_REPORT_EN 0x00000002 /* Non-Fatal ERR */
- +#define PCIE_RECR_FATAL_ERR_REPORT_EN 0x00000004 /* Fatal ERR */
- +#define PCIE_RECR_ERR_REPORT_EN (PCIE_RECR_CORRECTABLE_ERR_REPORT_EN | \
- + PCIE_RECR_NONFATAL_ERR_REPORT_EN | PCIE_RECR_FATAL_ERR_REPORT_EN)
- +
- +/* Root Error Status Register */
- +#define PCIE_RESR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x130)
- +#define PCIE_RESR_CORRECTABLE_ERR 0x00000001 /* COR-ERR Receveid */
- +#define PCIE_RESR_MULTI_CORRECTABLE_ERR 0x00000002 /* Multiple COR-ERR Received */
- +#define PCIE_RESR_FATAL_NOFATAL_ERR 0x00000004 /* ERR Fatal/Non-Fatal Received */
- +#define PCIE_RESR_MULTI_FATAL_NOFATAL_ERR 0x00000008 /* Multiple ERR Fatal/Non-Fatal Received */
- +#define PCIE_RESR_FIRST_UNCORRECTABLE_FATAL_ERR 0x00000010 /* First UN-COR Fatal */
- +#define PCIR_RESR_NON_FATAL_ERR 0x00000020 /* Non-Fatal Error Message Received */
- +#define PCIE_RESR_FATAL_ERR 0x00000040 /* Fatal Message Received */
- +#define PCIE_RESR_AER_INT_MSG_NUM 0xF8000000 /* Advanced Error Interrupt Message Number */
- +#define PCIE_RESR_AER_INT_MSG_NUM_S 27
- +
- +/* Error Source Indentification Register */
- +#define PCIE_ESIR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x134)
- +#define PCIE_ESIR_CORRECTABLE_ERR_SRC_ID 0x0000FFFF
- +#define PCIE_ESIR_CORRECTABLE_ERR_SRC_ID_S 0
- +#define PCIE_ESIR_FATAL_NON_FATAL_SRC_ID 0xFFFF0000
- +#define PCIE_ESIR_FATAL_NON_FATAL_SRC_ID_S 16
- +
- +/* VC Enhanced Capability Header */
- +#define PCIE_VC_ECH(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x140)
- +
- +/* Port VC Capability Register */
- +#define PCIE_PVC1(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x144)
- +#define PCIE_PVC1_EXT_VC_CNT 0x00000007 /* Extended VC Count */
- +#define PCIE_PVC1_EXT_VC_CNT_S 0
- +#define PCIE_PVC1_LOW_PRI_EXT_VC_CNT 0x00000070 /* Low Priority Extended VC Count */
- +#define PCIE_PVC1_LOW_PRI_EXT_VC_CNT_S 4
- +#define PCIE_PVC1_REF_CLK 0x00000300 /* Reference Clock */
- +#define PCIE_PVC1_REF_CLK_S 8
- +#define PCIE_PVC1_PORT_ARB_TAB_ENTRY_SIZE 0x00000C00 /* Port Arbitration Table Entry Size */
- +#define PCIE_PVC1_PORT_ARB_TAB_ENTRY_SIZE_S 10
- +
- +/* Extended Virtual Channel Count Defintion */
- +#define PCIE_EXT_VC_CNT_MIN 0
- +#define PCIE_EXT_VC_CNT_MAX 7
- +
- +/* Port Arbitration Table Entry Size Definition */
- +enum {
- + PCIE_PORT_ARB_TAB_ENTRY_SIZE_S1BIT = 0,
- + PCIE_PORT_ARB_TAB_ENTRY_SIZE_S2BIT,
- + PCIE_PORT_ARB_TAB_ENTRY_SIZE_S4BIT,
- + PCIE_PORT_ARB_TAB_ENTRY_SIZE_S8BIT,
- +};
- +
- +/* Port VC Capability Register 2 */
- +#define PCIE_PVC2(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x148)
- +#define PCIE_PVC2_VC_ARB_16P_FIXED_WRR 0x00000001 /* HW Fixed arbitration, 16 phase WRR */
- +#define PCIE_PVC2_VC_ARB_32P_WRR 0x00000002 /* 32 phase WRR */
- +#define PCIE_PVC2_VC_ARB_64P_WRR 0x00000004 /* 64 phase WRR */
- +#define PCIE_PVC2_VC_ARB_128P_WRR 0x00000008 /* 128 phase WRR */
- +#define PCIE_PVC2_VC_ARB_WRR 0x0000000F
- +#define PCIE_PVC2_VC_ARB_TAB_OFFSET 0xFF000000 /* VC arbitration table offset, not support */
- +#define PCIE_PVC2_VC_ARB_TAB_OFFSET_S 24
- +
- +/* Port VC Control and Status Register */
- +#define PCIE_PVCCRSR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x14C)
- +#define PCIE_PVCCRSR_LOAD_VC_ARB_TAB 0x00000001 /* Load VC Arbitration Table */
- +#define PCIE_PVCCRSR_VC_ARB_SEL 0x0000000E /* VC Arbitration Select */
- +#define PCIE_PVCCRSR_VC_ARB_SEL_S 1
- +#define PCIE_PVCCRSR_VC_ARB_TAB_STATUS 0x00010000 /* Arbitration Status */
- +
- +/* VC0 Resource Capability Register */
- +#define PCIE_VC0_RC(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x150)
- +#define PCIE_VC0_RC_PORT_ARB_HW_FIXED 0x00000001 /* HW Fixed arbitration */
- +#define PCIE_VC0_RC_PORT_ARB_32P_WRR 0x00000002 /* 32 phase WRR */
- +#define PCIE_VC0_RC_PORT_ARB_64P_WRR 0x00000004 /* 64 phase WRR */
- +#define PCIE_VC0_RC_PORT_ARB_128P_WRR 0x00000008 /* 128 phase WRR */
- +#define PCIE_VC0_RC_PORT_ARB_TM_128P_WRR 0x00000010 /* Time-based 128 phase WRR */
- +#define PCIE_VC0_RC_PORT_ARB_TM_256P_WRR 0x00000020 /* Time-based 256 phase WRR */
- +#define PCIE_VC0_RC_PORT_ARB (PCIE_VC0_RC_PORT_ARB_HW_FIXED | PCIE_VC0_RC_PORT_ARB_32P_WRR |\
- + PCIE_VC0_RC_PORT_ARB_64P_WRR | PCIE_VC0_RC_PORT_ARB_128P_WRR | \
- + PCIE_VC0_RC_PORT_ARB_TM_128P_WRR | PCIE_VC0_RC_PORT_ARB_TM_256P_WRR)
- +
- +#define PCIE_VC0_RC_REJECT_SNOOP 0x00008000 /* Reject Snoop Transactioin */
- +#define PCIE_VC0_RC_MAX_TIMESLOTS 0x007F0000 /* Maximum time Slots */
- +#define PCIE_VC0_RC_MAX_TIMESLOTS_S 16
- +#define PCIE_VC0_RC_PORT_ARB_TAB_OFFSET 0xFF000000 /* Port Arbitration Table Offset */
- +#define PCIE_VC0_RC_PORT_ARB_TAB_OFFSET_S 24
- +
- +/* VC0 Resource Control Register */
- +#define PCIE_VC0_RC0(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x154)
- +#define PCIE_VC0_RC0_TVM0 0x00000001 /* TC0 and VC0 */
- +#define PCIE_VC0_RC0_TVM1 0x00000002 /* TC1 and VC1 */
- +#define PCIE_VC0_RC0_TVM2 0x00000004 /* TC2 and VC2 */
- +#define PCIE_VC0_RC0_TVM3 0x00000008 /* TC3 and VC3 */
- +#define PCIE_VC0_RC0_TVM4 0x00000010 /* TC4 and VC4 */
- +#define PCIE_VC0_RC0_TVM5 0x00000020 /* TC5 and VC5 */
- +#define PCIE_VC0_RC0_TVM6 0x00000040 /* TC6 and VC6 */
- +#define PCIE_VC0_RC0_TVM7 0x00000080 /* TC7 and VC7 */
- +#define PCIE_VC0_RC0_TC_VC 0x000000FF /* TC/VC mask */
- +
- +#define PCIE_VC0_RC0_LOAD_PORT_ARB_TAB 0x00010000 /* Load Port Arbitration Table */
- +#define PCIE_VC0_RC0_PORT_ARB_SEL 0x000E0000 /* Port Arbitration Select */
- +#define PCIE_VC0_RC0_PORT_ARB_SEL_S 17
- +#define PCIE_VC0_RC0_VC_ID 0x07000000 /* VC ID */
- +#define PCIE_VC0_RC0_VC_ID_S 24
- +#define PCIE_VC0_RC0_VC_EN 0x80000000 /* VC Enable */
- +
- +/* VC0 Resource Status Register */
- +#define PCIE_VC0_RSR0(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x158)
- +#define PCIE_VC0_RSR0_PORT_ARB_TAB_STATUS 0x00010000 /* Port Arbitration Table Status,not used */
- +#define PCIE_VC0_RSR0_VC_NEG_PENDING 0x00020000 /* VC Negotiation Pending */
- +
- +/* Ack Latency Timer and Replay Timer Register */
- +#define PCIE_ALTRT(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x700)
- +#define PCIE_ALTRT_ROUND_TRIP_LATENCY_LIMIT 0x0000FFFF /* Round Trip Latency Time Limit */
- +#define PCIE_ALTRT_ROUND_TRIP_LATENCY_LIMIT_S 0
- +#define PCIE_ALTRT_REPLAY_TIME_LIMIT 0xFFFF0000 /* Replay Time Limit */
- +#define PCIE_ALTRT_REPLAY_TIME_LIMIT_S 16
- +
- +/* Other Message Register */
- +#define PCIE_OMR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x704)
- +
- +/* Port Force Link Register */
- +#define PCIE_PFLR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x708)
- +#define PCIE_PFLR_LINK_NUM 0x000000FF /* Link Number */
- +#define PCIE_PFLR_LINK_NUM_S 0
- +#define PCIE_PFLR_FORCE_LINK 0x00008000 /* Force link */
- +#define PCIE_PFLR_LINK_STATE 0x003F0000 /* Link State */
- +#define PCIE_PFLR_LINK_STATE_S 16
- +#define PCIE_PFLR_LOW_POWER_ENTRY_CNT 0xFF000000 /* Low Power Entrance Count, only for EP */
- +#define PCIE_PFLR_LOW_POWER_ENTRY_CNT_S 24
- +
- +/* Ack Frequency Register */
- +#define PCIE_AFR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x70C)
- +#define PCIE_AFR_AF 0x000000FF /* Ack Frequency */
- +#define PCIE_AFR_AF_S 0
- +#define PCIE_AFR_FTS_NUM 0x0000FF00 /* The number of Fast Training Sequence from L0S to L0 */
- +#define PCIE_AFR_FTS_NUM_S 8
- +#define PCIE_AFR_COM_FTS_NUM 0x00FF0000 /* N_FTS; when common clock is used*/
- +#define PCIE_AFR_COM_FTS_NUM_S 16
- +#define PCIE_AFR_L0S_ENTRY_LATENCY 0x07000000 /* L0s Entrance Latency */
- +#define PCIE_AFR_L0S_ENTRY_LATENCY_S 24
- +#define PCIE_AFR_L1_ENTRY_LATENCY 0x38000000 /* L1 Entrance Latency */
- +#define PCIE_AFR_L1_ENTRY_LATENCY_S 27
- +#define PCIE_AFR_FTS_NUM_DEFAULT 32
- +#define PCIE_AFR_L0S_ENTRY_LATENCY_DEFAULT 7
- +#define PCIE_AFR_L1_ENTRY_LATENCY_DEFAULT 5
- +
- +/* Port Link Control Register */
- +#define PCIE_PLCR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x710)
- +#define PCIE_PLCR_OTHER_MSG_REQ 0x00000001 /* Other Message Request */
- +#define PCIE_PLCR_SCRAMBLE_DISABLE 0x00000002 /* Scramble Disable */
- +#define PCIE_PLCR_LOOPBACK_EN 0x00000004 /* Loopback Enable */
- +#define PCIE_PLCR_LTSSM_HOT_RST 0x00000008 /* Force LTSSM to the hot reset */
- +#define PCIE_PLCR_DLL_LINK_EN 0x00000020 /* Enable Link initialization */
- +#define PCIE_PLCR_FAST_LINK_SIM_EN 0x00000080 /* Sets all internal timers to fast mode for simulation purposes */
- +#define PCIE_PLCR_LINK_MODE 0x003F0000 /* Link Mode Enable Mask */
- +#define PCIE_PLCR_LINK_MODE_S 16
- +#define PCIE_PLCR_CORRUPTED_CRC_EN 0x02000000 /* Enabled Corrupt CRC */
- +
- +/* Lane Skew Register */
- +#define PCIE_LSR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x714)
- +#define PCIE_LSR_LANE_SKEW_NUM 0x00FFFFFF /* Insert Lane Skew for Transmit, not applicable */
- +#define PCIE_LSR_LANE_SKEW_NUM_S 0
- +#define PCIE_LSR_FC_DISABLE 0x01000000 /* Disable of Flow Control */
- +#define PCIE_LSR_ACKNAK_DISABLE 0x02000000 /* Disable of Ack/Nak */
- +#define PCIE_LSR_LANE_DESKEW_DISABLE 0x80000000 /* Disable of Lane-to-Lane Skew */
- +
- +/* Symbol Number Register */
- +#define PCIE_SNR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x718)
- +#define PCIE_SNR_TS 0x0000000F /* Number of TS Symbol */
- +#define PCIE_SNR_TS_S 0
- +#define PCIE_SNR_SKP 0x00000700 /* Number of SKP Symbol */
- +#define PCIE_SNR_SKP_S 8
- +#define PCIE_SNR_REPLAY_TIMER 0x0007C000 /* Timer Modifier for Replay Timer */
- +#define PCIE_SNR_REPLAY_TIMER_S 14
- +#define PCIE_SNR_ACKNAK_LATENCY_TIMER 0x00F80000 /* Timer Modifier for Ack/Nak Latency Timer */
- +#define PCIE_SNR_ACKNAK_LATENCY_TIMER_S 19
- +#define PCIE_SNR_FC_TIMER 0x1F000000 /* Timer Modifier for Flow Control Watchdog Timer */
- +#define PCIE_SNR_FC_TIMER_S 28
- +
- +/* Symbol Timer Register and Filter Mask Register 1 */
- +#define PCIE_STRFMR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x71C)
- +#define PCIE_STRFMR_SKP_INTERVAL 0x000007FF /* SKP lnterval Value */
- +#define PCIE_STRFMR_SKP_INTERVAL_S 0
- +#define PCIE_STRFMR_FC_WDT_DISABLE 0x00008000 /* Disable of FC Watchdog Timer */
- +#define PCIE_STRFMR_TLP_FUNC_MISMATCH_OK 0x00010000 /* Mask Function Mismatch Filtering for Incoming Requests */
- +#define PCIE_STRFMR_POISONED_TLP_OK 0x00020000 /* Mask Poisoned TLP Filtering */
- +#define PCIE_STRFMR_BAR_MATCH_OK 0x00040000 /* Mask BAR Match Filtering */
- +#define PCIE_STRFMR_TYPE1_CFG_REQ_OK 0x00080000 /* Mask Type 1 Configuration Request Filtering */
- +#define PCIE_STRFMR_LOCKED_REQ_OK 0x00100000 /* Mask Locked Request Filtering */
- +#define PCIE_STRFMR_CPL_TAG_ERR_RULES_OK 0x00200000 /* Mask Tag Error Rules for Received Completions */
- +#define PCIE_STRFMR_CPL_REQUESTOR_ID_MISMATCH_OK 0x00400000 /* Mask Requester ID Mismatch Error for Received Completions */
- +#define PCIE_STRFMR_CPL_FUNC_MISMATCH_OK 0x00800000 /* Mask Function Mismatch Error for Received Completions */
- +#define PCIE_STRFMR_CPL_TC_MISMATCH_OK 0x01000000 /* Mask Traffic Class Mismatch Error for Received Completions */
- +#define PCIE_STRFMR_CPL_ATTR_MISMATCH_OK 0x02000000 /* Mask Attribute Mismatch Error for Received Completions */
- +#define PCIE_STRFMR_CPL_LENGTH_MISMATCH_OK 0x04000000 /* Mask Length Mismatch Error for Received Completions */
- +#define PCIE_STRFMR_TLP_ECRC_ERR_OK 0x08000000 /* Mask ECRC Error Filtering */
- +#define PCIE_STRFMR_CPL_TLP_ECRC_OK 0x10000000 /* Mask ECRC Error Filtering for Completions */
- +#define PCIE_STRFMR_RX_TLP_MSG_NO_DROP 0x20000000 /* Send Message TLPs */
- +#define PCIE_STRFMR_RX_IO_TRANS_ENABLE 0x40000000 /* Mask Filtering of received I/O Requests */
- +#define PCIE_STRFMR_RX_CFG_TRANS_ENABLE 0x80000000 /* Mask Filtering of Received Configuration Requests */
- +
- +#define PCIE_DEF_SKP_INTERVAL 700 /* 1180 ~1538 , 125MHz * 2, 250MHz * 1 */
- +
- +/* Filter Masker Register 2 */
- +#define PCIE_FMR2(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x720)
- +#define PCIE_FMR2_VENDOR_MSG0_PASSED_TO_TRGT1 0x00000001 /* Mask RADM Filtering and Error Handling Rules */
- +#define PCIE_FMR2_VENDOR_MSG1_PASSED_TO_TRGT1 0x00000002 /* Mask RADM Filtering and Error Handling Rules */
- +
- +/* Debug Register 0 */
- +#define PCIE_DBR0(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x728)
- +
- +/* Debug Register 1 */
- +#define PCIE_DBR1(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x72C)
- +
- +/* Transmit Posted FC Credit Status Register */
- +#define PCIE_TPFCS(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x730)
- +#define PCIE_TPFCS_TX_P_DATA_FC_CREDITS 0x00000FFF /* Transmit Posted Data FC Credits */
- +#define PCIE_TPFCS_TX_P_DATA_FC_CREDITS_S 0
- +#define PCIE_TPFCS_TX_P_HDR_FC_CREDITS 0x000FF000 /* Transmit Posted Header FC Credits */
- +#define PCIE_TPFCS_TX_P_HDR_FC_CREDITS_S 12
- +
- +/* Transmit Non-Posted FC Credit Status */
- +#define PCIE_TNPFCS(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x734)
- +#define PCIE_TNPFCS_TX_NP_DATA_FC_CREDITS 0x00000FFF /* Transmit Non-Posted Data FC Credits */
- +#define PCIE_TNPFCS_TX_NP_DATA_FC_CREDITS_S 0
- +#define PCIE_TNPFCS_TX_NP_HDR_FC_CREDITS 0x000FF000 /* Transmit Non-Posted Header FC Credits */
- +#define PCIE_TNPFCS_TX_NP_HDR_FC_CREDITS_S 12
- +
- +/* Transmit Complete FC Credit Status Register */
- +#define PCIE_TCFCS(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x738)
- +#define PCIE_TCFCS_TX_CPL_DATA_FC_CREDITS 0x00000FFF /* Transmit Completion Data FC Credits */
- +#define PCIE_TCFCS_TX_CPL_DATA_FC_CREDITS_S 0
- +#define PCIE_TCFCS_TX_CPL_HDR_FC_CREDITS 0x000FF000 /* Transmit Completion Header FC Credits */
- +#define PCIE_TCFCS_TX_CPL_HDR_FC_CREDITS_S 12
- +
- +/* Queue Status Register */
- +#define PCIE_QSR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x73C)
- +#define PCIE_QSR_WAIT_UPDATE_FC_DLL 0x00000001 /* Received TLP FC Credits Not Returned */
- +#define PCIE_QSR_TX_RETRY_BUF_NOT_EMPTY 0x00000002 /* Transmit Retry Buffer Not Empty */
- +#define PCIE_QSR_RX_QUEUE_NOT_EMPTY 0x00000004 /* Received Queue Not Empty */
- +
- +/* VC Transmit Arbitration Register 1 */
- +#define PCIE_VCTAR1(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x740)
- +#define PCIE_VCTAR1_WRR_WEIGHT_VC0 0x000000FF /* WRR Weight for VC0 */
- +#define PCIE_VCTAR1_WRR_WEIGHT_VC1 0x0000FF00 /* WRR Weight for VC1 */
- +#define PCIE_VCTAR1_WRR_WEIGHT_VC2 0x00FF0000 /* WRR Weight for VC2 */
- +#define PCIE_VCTAR1_WRR_WEIGHT_VC3 0xFF000000 /* WRR Weight for VC3 */
- +
- +/* VC Transmit Arbitration Register 2 */
- +#define PCIE_VCTAR2(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x744)
- +#define PCIE_VCTAR2_WRR_WEIGHT_VC4 0x000000FF /* WRR Weight for VC4 */
- +#define PCIE_VCTAR2_WRR_WEIGHT_VC5 0x0000FF00 /* WRR Weight for VC5 */
- +#define PCIE_VCTAR2_WRR_WEIGHT_VC6 0x00FF0000 /* WRR Weight for VC6 */
- +#define PCIE_VCTAR2_WRR_WEIGHT_VC7 0xFF000000 /* WRR Weight for VC7 */
- +
- +/* VC0 Posted Receive Queue Control Register */
- +#define PCIE_VC0_PRQCR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x748)
- +#define PCIE_VC0_PRQCR_P_DATA_CREDITS 0x00000FFF /* VC0 Posted Data Credits */
- +#define PCIE_VC0_PRQCR_P_DATA_CREDITS_S 0
- +#define PCIE_VC0_PRQCR_P_HDR_CREDITS 0x000FF000 /* VC0 Posted Header Credits */
- +#define PCIE_VC0_PRQCR_P_HDR_CREDITS_S 12
- +#define PCIE_VC0_PRQCR_P_TLP_QUEUE_MODE 0x00E00000 /* VC0 Posted TLP Queue Mode */
- +#define PCIE_VC0_PRQCR_P_TLP_QUEUE_MODE_S 20
- +#define PCIE_VC0_PRQCR_TLP_RELAX_ORDER 0x40000000 /* TLP Type Ordering for VC0 */
- +#define PCIE_VC0_PRQCR_VC_STRICT_ORDER 0x80000000 /* VC0 Ordering for Receive Queues */
- +
- +/* VC0 Non-Posted Receive Queue Control */
- +#define PCIE_VC0_NPRQCR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x74C)
- +#define PCIE_VC0_NPRQCR_NP_DATA_CREDITS 0x00000FFF /* VC0 Non-Posted Data Credits */
- +#define PCIE_VC0_NPRQCR_NP_DATA_CREDITS_S 0
- +#define PCIE_VC0_NPRQCR_NP_HDR_CREDITS 0x000FF000 /* VC0 Non-Posted Header Credits */
- +#define PCIE_VC0_NPRQCR_NP_HDR_CREDITS_S 12
- +#define PCIE_VC0_NPRQCR_NP_TLP_QUEUE_MODE 0x00E00000 /* VC0 Non-Posted TLP Queue Mode */
- +#define PCIE_VC0_NPRQCR_NP_TLP_QUEUE_MODE_S 20
- +
- +/* VC0 Completion Receive Queue Control */
- +#define PCIE_VC0_CRQCR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x750)
- +#define PCIE_VC0_CRQCR_CPL_DATA_CREDITS 0x00000FFF /* VC0 Completion TLP Queue Mode */
- +#define PCIE_VC0_CRQCR_CPL_DATA_CREDITS_S 0
- +#define PCIE_VC0_CRQCR_CPL_HDR_CREDITS 0x000FF000 /* VC0 Completion Header Credits */
- +#define PCIE_VC0_CRQCR_CPL_HDR_CREDITS_S 12
- +#define PCIE_VC0_CRQCR_CPL_TLP_QUEUE_MODE 0x00E00000 /* VC0 Completion Data Credits */
- +#define PCIE_VC0_CRQCR_CPL_TLP_QUEUE_MODE_S 21
- +
- +/* Applicable to the above three registers */
- +enum {
- + PCIE_VC0_TLP_QUEUE_MODE_STORE_FORWARD = 1,
- + PCIE_VC0_TLP_QUEUE_MODE_CUT_THROUGH = 2,
- + PCIE_VC0_TLP_QUEUE_MODE_BYPASS = 4,
- +};
- +
- +/* VC0 Posted Buffer Depth Register */
- +#define PCIE_VC0_PBD(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x7A8)
- +#define PCIE_VC0_PBD_P_DATA_QUEUE_ENTRIES 0x00003FFF /* VC0 Posted Data Queue Depth */
- +#define PCIE_VC0_PBD_P_DATA_QUEUE_ENTRIES_S 0
- +#define PCIE_VC0_PBD_P_HDR_QUEUE_ENTRIES 0x03FF0000 /* VC0 Posted Header Queue Depth */
- +#define PCIE_VC0_PBD_P_HDR_QUEUE_ENTRIES_S 16
- +
- +/* VC0 Non-Posted Buffer Depth Register */
- +#define PCIE_VC0_NPBD(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x7AC)
- +#define PCIE_VC0_NPBD_NP_DATA_QUEUE_ENTRIES 0x00003FFF /* VC0 Non-Posted Data Queue Depth */
- +#define PCIE_VC0_NPBD_NP_DATA_QUEUE_ENTRIES_S 0
- +#define PCIE_VC0_NPBD_NP_HDR_QUEUE_ENTRIES 0x03FF0000 /* VC0 Non-Posted Header Queue Depth */
- +#define PCIE_VC0_NPBD_NP_HDR_QUEUE_ENTRIES_S 16
- +
- +/* VC0 Completion Buffer Depth Register */
- +#define PCIE_VC0_CBD(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x7B0)
- +#define PCIE_VC0_CBD_CPL_DATA_QUEUE_ENTRIES 0x00003FFF /* C0 Completion Data Queue Depth */
- +#define PCIE_VC0_CBD_CPL_DATA_QUEUE_ENTRIES_S 0
- +#define PCIE_VC0_CBD_CPL_HDR_QUEUE_ENTRIES 0x03FF0000 /* VC0 Completion Header Queue Depth */
- +#define PCIE_VC0_CBD_CPL_HDR_QUEUE_ENTRIES_S 16
- +
- +/* PHY Status Register, all zeros in VR9 */
- +#define PCIE_PHYSR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x810)
- +
- +/* PHY Control Register, all zeros in VR9 */
- +#define PCIE_PHYCR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x814)
- +
- +/*
- + * PCIe PDI PHY register definition, suppose all the following
- + * stuff is confidential.
- + * XXX, detailed bit definition
- + */
- +#define PCIE_PHY_PLL_CTRL1(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x22 << 1))
- +#define PCIE_PHY_PLL_CTRL2(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x23 << 1))
- +#define PCIE_PHY_PLL_CTRL3(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x24 << 1))
- +#define PCIE_PHY_PLL_CTRL4(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x25 << 1))
- +#define PCIE_PHY_PLL_CTRL5(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x26 << 1))
- +#define PCIE_PHY_PLL_CTRL6(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x27 << 1))
- +#define PCIE_PHY_PLL_CTRL7(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x28 << 1))
- +#define PCIE_PHY_PLL_A_CTRL1(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x29 << 1))
- +#define PCIE_PHY_PLL_A_CTRL2(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x2A << 1))
- +#define PCIE_PHY_PLL_A_CTRL3(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x2B << 1))
- +#define PCIE_PHY_PLL_STATUS(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x2C << 1))
- +
- +#define PCIE_PHY_TX1_CTRL1(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x30 << 1))
- +#define PCIE_PHY_TX1_CTRL2(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x31 << 1))
- +#define PCIE_PHY_TX1_CTRL3(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x32 << 1))
- +#define PCIE_PHY_TX1_A_CTRL1(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x33 << 1))
- +#define PCIE_PHY_TX1_A_CTRL2(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x34 << 1))
- +#define PCIE_PHY_TX1_MOD1(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x35 << 1))
- +#define PCIE_PHY_TX1_MOD2(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x36 << 1))
- +#define PCIE_PHY_TX1_MOD3(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x37 << 1))
- +
- +#define PCIE_PHY_TX2_CTRL1(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x38 << 1))
- +#define PCIE_PHY_TX2_CTRL2(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x39 << 1))
- +#define PCIE_PHY_TX2_A_CTRL1(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x3B << 1))
- +#define PCIE_PHY_TX2_A_CTRL2(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x3C << 1))
- +#define PCIE_PHY_TX2_MOD1(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x3D << 1))
- +#define PCIE_PHY_TX2_MOD2(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x3E << 1))
- +#define PCIE_PHY_TX2_MOD3(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x3F << 1))
- +
- +#define PCIE_PHY_RX1_CTRL1(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x50 << 1))
- +#define PCIE_PHY_RX1_CTRL2(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x51 << 1))
- +#define PCIE_PHY_RX1_CDR(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x52 << 1))
- +#define PCIE_PHY_RX1_EI(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x53 << 1))
- +#define PCIE_PHY_RX1_A_CTRL(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x55 << 1))
- +
- +/* Interrupt related stuff */
- +#define PCIE_LEGACY_DISABLE 0
- +#define PCIE_LEGACY_INTA 1
- +#define PCIE_LEGACY_INTB 2
- +#define PCIE_LEGACY_INTC 3
- +#define PCIE_LEGACY_INTD 4
- +#define PCIE_LEGACY_INT_MAX PCIE_LEGACY_INTD
- +
- +#endif /* IFXMIPS_PCIE_REG_H */
- +
- --- /dev/null
- +++ b/arch/mips/pci/ifxmips_pcie_vr9.h
- @@ -0,0 +1,269 @@
- +/****************************************************************************
- + Copyright (c) 2010
- + Lantiq Deutschland GmbH
- + Am Campeon 3; 85579 Neubiberg, Germany
- +
- + For licensing information, see the file 'LICENSE' in the root folder of
- + this software module.
- +
- + *****************************************************************************/
- +/*!
- + \file ifxmips_pcie_vr9.h
- + \ingroup IFX_PCIE
- + \brief PCIe RC driver vr9 specific file
- +*/
- +
- +#ifndef IFXMIPS_PCIE_VR9_H
- +#define IFXMIPS_PCIE_VR9_H
- +
- +#include <linux/types.h>
- +#include <linux/delay.h>
- +
- +#include <linux/gpio.h>
- +#include <lantiq_soc.h>
- +
- +#define IFX_PCIE_GPIO_RESET 494
- +
- +#define IFX_REG_R32 ltq_r32
- +#define IFX_REG_W32 ltq_w32
- +#define CONFIG_IFX_PCIE_HW_SWAP
- +#define IFX_RCU_AHB_ENDIAN ((volatile u32*)(IFX_RCU + 0x004C))
- +#define IFX_RCU_RST_REQ ((volatile u32*)(IFX_RCU + 0x0010))
- +#define IFX_RCU_AHB_BE_PCIE_PDI 0x00000080 /* Configure PCIE PDI module in big endian*/
- +
- +#define IFX_RCU (KSEG1 | 0x1F203000)
- +#define IFX_RCU_AHB_BE_PCIE_M 0x00000001 /* Configure AHB master port that connects to PCIe RC in big endian */
- +#define IFX_RCU_AHB_BE_PCIE_S 0x00000010 /* Configure AHB slave port that connects to PCIe RC in little endian */
- +#define IFX_RCU_AHB_BE_XBAR_M 0x00000002 /* Configure AHB master port that connects to XBAR in big endian */
- +#define CONFIG_IFX_PCIE_PHY_36MHZ_MODE
- +
- +#define IFX_PMU1_MODULE_PCIE_PHY (0)
- +#define IFX_PMU1_MODULE_PCIE_CTRL (1)
- +#define IFX_PMU1_MODULE_PDI (4)
- +#define IFX_PMU1_MODULE_MSI (5)
- +
- +#define IFX_PMU_MODULE_PCIE_L0_CLK (31)
- +
- +
- +#define IFX_GPIO (KSEG1 | 0x1E100B00)
- +#define ALT0 ((volatile u32*)(IFX_GPIO + 0x007c))
- +#define ALT1 ((volatile u32*)(IFX_GPIO + 0x0080))
- +#define OD ((volatile u32*)(IFX_GPIO + 0x0084))
- +#define DIR ((volatile u32*)(IFX_GPIO + 0x0078))
- +#define OUT ((volatile u32*)(IFX_GPIO + 0x0070))
- +
- +
- +static inline void pcie_ep_gpio_rst_init(int pcie_port)
- +{
- +
- + gpio_request(IFX_PCIE_GPIO_RESET, "pcie-reset");
- + gpio_direction_output(IFX_PCIE_GPIO_RESET, 1);
- + gpio_set_value(IFX_PCIE_GPIO_RESET, 1);
- +
- +/* ifx_gpio_pin_reserve(IFX_PCIE_GPIO_RESET, ifx_pcie_gpio_module_id);
- + ifx_gpio_output_set(IFX_PCIE_GPIO_RESET, ifx_pcie_gpio_module_id);
- + ifx_gpio_dir_out_set(IFX_PCIE_GPIO_RESET, ifx_pcie_gpio_module_id);
- + ifx_gpio_altsel0_clear(IFX_PCIE_GPIO_RESET, ifx_pcie_gpio_module_id);
- + ifx_gpio_altsel1_clear(IFX_PCIE_GPIO_RESET, ifx_pcie_gpio_module_id);
- + ifx_gpio_open_drain_set(IFX_PCIE_GPIO_RESET, ifx_pcie_gpio_module_id);*/
- +}
- +
- +static inline void pcie_ahb_pmu_setup(void)
- +{
- + /* Enable AHB bus master/slave */
- + struct clk *clk;
- + clk = clk_get_sys("1d900000.pcie", "ahb");
- + clk_enable(clk);
- +
- + //AHBM_PMU_SETUP(IFX_PMU_ENABLE);
- + //AHBS_PMU_SETUP(IFX_PMU_ENABLE);
- +}
- +
- +static inline void pcie_rcu_endian_setup(int pcie_port)
- +{
- + u32 reg;
- +
- + reg = IFX_REG_R32(IFX_RCU_AHB_ENDIAN);
- +#ifdef CONFIG_IFX_PCIE_HW_SWAP
- + reg |= IFX_RCU_AHB_BE_PCIE_M;
- + reg |= IFX_RCU_AHB_BE_PCIE_S;
- + reg &= ~IFX_RCU_AHB_BE_XBAR_M;
- +#else
- + reg |= IFX_RCU_AHB_BE_PCIE_M;
- + reg &= ~IFX_RCU_AHB_BE_PCIE_S;
- + reg &= ~IFX_RCU_AHB_BE_XBAR_M;
- +#endif /* CONFIG_IFX_PCIE_HW_SWAP */
- + IFX_REG_W32(reg, IFX_RCU_AHB_ENDIAN);
- + IFX_PCIE_PRINT(PCIE_MSG_REG, "%s IFX_RCU_AHB_ENDIAN: 0x%08x\n", __func__, IFX_REG_R32(IFX_RCU_AHB_ENDIAN));
- +}
- +
- +static inline void pcie_phy_pmu_enable(int pcie_port)
- +{
- + struct clk *clk;
- + clk = clk_get_sys("1d900000.pcie", "phy");
- + clk_enable(clk);
- +
- + //PCIE_PHY_PMU_SETUP(IFX_PMU_ENABLE);
- +}
- +
- +static inline void pcie_phy_pmu_disable(int pcie_port)
- +{
- + struct clk *clk;
- + clk = clk_get_sys("1d900000.pcie", "phy");
- + clk_disable(clk);
- +
- +// PCIE_PHY_PMU_SETUP(IFX_PMU_DISABLE);
- +}
- +
- +static inline void pcie_pdi_big_endian(int pcie_port)
- +{
- + u32 reg;
- +
- + /* SRAM2PDI endianness control. */
- + reg = IFX_REG_R32(IFX_RCU_AHB_ENDIAN);
- + /* Config AHB->PCIe and PDI endianness */
- + reg |= IFX_RCU_AHB_BE_PCIE_PDI;
- + IFX_REG_W32(reg, IFX_RCU_AHB_ENDIAN);
- +}
- +
- +static inline void pcie_pdi_pmu_enable(int pcie_port)
- +{
- + /* Enable PDI to access PCIe PHY register */
- + struct clk *clk;
- + clk = clk_get_sys("1d900000.pcie", "pdi");
- + clk_enable(clk);
- + //PDI_PMU_SETUP(IFX_PMU_ENABLE);
- +}
- +
- +static inline void pcie_core_rst_assert(int pcie_port)
- +{
- + u32 reg;
- +
- + reg = IFX_REG_R32(IFX_RCU_RST_REQ);
- +
- + /* Reset PCIe PHY & Core, bit 22, bit 26 may be affected if write it directly */
- + reg |= 0x00400000;
- + IFX_REG_W32(reg, IFX_RCU_RST_REQ);
- +}
- +
- +static inline void pcie_core_rst_deassert(int pcie_port)
- +{
- + u32 reg;
- +
- + /* Make sure one micro-second delay */
- + udelay(1);
- +
- + /* Reset PCIe PHY & Core, bit 22 */
- + reg = IFX_REG_R32(IFX_RCU_RST_REQ);
- + reg &= ~0x00400000;
- + IFX_REG_W32(reg, IFX_RCU_RST_REQ);
- +}
- +
- +static inline void pcie_phy_rst_assert(int pcie_port)
- +{
- + u32 reg;
- +
- + reg = IFX_REG_R32(IFX_RCU_RST_REQ);
- + reg |= 0x00001000; /* Bit 12 */
- + IFX_REG_W32(reg, IFX_RCU_RST_REQ);
- +}
- +
- +static inline void pcie_phy_rst_deassert(int pcie_port)
- +{
- + u32 reg;
- +
- + /* Make sure one micro-second delay */
- + udelay(1);
- +
- + reg = IFX_REG_R32(IFX_RCU_RST_REQ);
- + reg &= ~0x00001000; /* Bit 12 */
- + IFX_REG_W32(reg, IFX_RCU_RST_REQ);
- +}
- +
- +static inline void pcie_device_rst_assert(int pcie_port)
- +{
- + gpio_set_value(IFX_PCIE_GPIO_RESET, 0);
- +// ifx_gpio_output_clear(IFX_PCIE_GPIO_RESET, ifx_pcie_gpio_module_id);
- +}
- +
- +static inline void pcie_device_rst_deassert(int pcie_port)
- +{
- + mdelay(100);
- + gpio_direction_output(IFX_PCIE_GPIO_RESET, 1);
- +// gpio_set_value(IFX_PCIE_GPIO_RESET, 1);
- + //ifx_gpio_output_set(IFX_PCIE_GPIO_RESET, ifx_pcie_gpio_module_id);
- +}
- +
- +static inline void pcie_core_pmu_setup(int pcie_port)
- +{
- + struct clk *clk;
- + clk = clk_get_sys("1d900000.pcie", "ctl");
- + clk_enable(clk);
- + clk = clk_get_sys("1d900000.pcie", "bus");
- + clk_enable(clk);
- +
- + /* PCIe Core controller enabled */
- +// PCIE_CTRL_PMU_SETUP(IFX_PMU_ENABLE);
- +
- + /* Enable PCIe L0 Clock */
- +// PCIE_L0_CLK_PMU_SETUP(IFX_PMU_ENABLE);
- +}
- +
- +static inline void pcie_msi_init(int pcie_port)
- +{
- + struct clk *clk;
- + pcie_msi_pic_init(pcie_port);
- + clk = clk_get_sys("ltq_pcie", "msi");
- + clk_enable(clk);
- +// MSI_PMU_SETUP(IFX_PMU_ENABLE);
- +}
- +
- +static inline u32
- +ifx_pcie_bus_nr_deduct(u32 bus_number, int pcie_port)
- +{
- + u32 tbus_number = bus_number;
- +
- +#ifdef CONFIG_PCI_LANTIQ
- + if (pcibios_host_nr() > 1) {
- + tbus_number -= pcibios_1st_host_bus_nr();
- + }
- +#endif /* CONFIG_PCI_LANTIQ */
- + return tbus_number;
- +}
- +
- +static inline u32
- +ifx_pcie_bus_enum_hack(struct pci_bus *bus, u32 devfn, int where, u32 value, int pcie_port, int read)
- +{
- + struct pci_dev *pdev;
- + u32 tvalue = value;
- +
- + /* Sanity check */
- + pdev = pci_get_slot(bus, devfn);
- + if (pdev == NULL) {
- + return tvalue;
- + }
- +
- + /* Only care about PCI bridge */
- + if (pdev->hdr_type != PCI_HEADER_TYPE_BRIDGE) {
- + return tvalue;
- + }
- +
- + if (read) { /* Read hack */
- + #ifdef CONFIG_PCI_LANTIQ
- + if (pcibios_host_nr() > 1) {
- + tvalue = ifx_pcie_bus_enum_read_hack(where, tvalue);
- + }
- + #endif /* CONFIG_PCI_LANTIQ */
- + }
- + else { /* Write hack */
- + #ifdef CONFIG_PCI_LANTIQ
- + if (pcibios_host_nr() > 1) {
- + tvalue = ifx_pcie_bus_enum_write_hack(where, tvalue);
- + }
- + #endif
- + }
- + return tvalue;
- +}
- +
- +#endif /* IFXMIPS_PCIE_VR9_H */
- +
- --- a/arch/mips/pci/pci.c
- +++ b/arch/mips/pci/pci.c
- @@ -256,6 +256,31 @@ static int __init pcibios_init(void)
-
- subsys_initcall(pcibios_init);
-
- +int pcibios_host_nr(void)
- +{
- + int count;
- + struct pci_controller *hose;
- + for (count = 0, hose = hose_head; hose; hose = hose->next, count++) {
- + ;
- + }
- + return count;
- +}
- +EXPORT_SYMBOL(pcibios_host_nr);
- +
- +int pcibios_1st_host_bus_nr(void)
- +{
- + int bus_nr = 0;
- + struct pci_controller *hose = hose_head;
- +
- + if (hose != NULL) {
- + if (hose->bus != NULL) {
- + bus_nr = hose->bus->number + 1;
- + }
- + }
- + return bus_nr;
- +}
- +EXPORT_SYMBOL(pcibios_1st_host_bus_nr);
- +
- static int pcibios_enable_resources(struct pci_dev *dev, int mask)
- {
- u16 cmd, old_cmd;
- --- /dev/null
- +++ b/arch/mips/pci/pcie-lantiq.h
- @@ -0,0 +1,1305 @@
- +/******************************************************************************
- +**
- +** FILE NAME : ifxmips_pcie_reg.h
- +** PROJECT : IFX UEIP for VRX200
- +** MODULES : PCIe module
- +**
- +** DATE : 02 Mar 2009
- +** AUTHOR : Lei Chuanhua
- +** DESCRIPTION : PCIe Root Complex Driver
- +** COPYRIGHT : Copyright (c) 2009
- +** Infineon Technologies AG
- +** Am Campeon 1-12, 85579 Neubiberg, Germany
- +**
- +** This program is free software; you can redistribute it and/or modify
- +** it under the terms of the GNU General Public License as published by
- +** the Free Software Foundation; either version 2 of the License, or
- +** (at your option) any later version.
- +** HISTORY
- +** $Version $Date $Author $Comment
- +** 0.0.1 17 Mar,2009 Lei Chuanhua Initial version
- +*******************************************************************************/
- +#ifndef IFXMIPS_PCIE_REG_H
- +#define IFXMIPS_PCIE_REG_H
- +#include <linux/version.h>
- +#include <linux/types.h>
- +#include <linux/pci.h>
- +#include <linux/interrupt.h>
- +/*!
- + \file ifxmips_pcie_reg.h
- + \ingroup IFX_PCIE
- + \brief header file for PCIe module register definition
- +*/
- +/* PCIe Address Mapping Base */
- +#define PCIE_CFG_PHY_BASE 0x1D000000UL
- +#define PCIE_CFG_BASE (KSEG1 + PCIE_CFG_PHY_BASE)
- +#define PCIE_CFG_SIZE (8 * 1024 * 1024)
- +
- +#define PCIE_MEM_PHY_BASE 0x1C000000UL
- +#define PCIE_MEM_BASE (KSEG1 + PCIE_MEM_PHY_BASE)
- +#define PCIE_MEM_SIZE (16 * 1024 * 1024)
- +#define PCIE_MEM_PHY_END (PCIE_MEM_PHY_BASE + PCIE_MEM_SIZE - 1)
- +
- +#define PCIE_IO_PHY_BASE 0x1D800000UL
- +#define PCIE_IO_BASE (KSEG1 + PCIE_IO_PHY_BASE)
- +#define PCIE_IO_SIZE (1 * 1024 * 1024)
- +#define PCIE_IO_PHY_END (PCIE_IO_PHY_BASE + PCIE_IO_SIZE - 1)
- +
- +#define PCIE_RC_CFG_BASE (KSEG1 + 0x1D900000)
- +#define PCIE_APP_LOGIC_REG (KSEG1 + 0x1E100900)
- +#define PCIE_MSI_PHY_BASE 0x1F600000UL
- +
- +#define PCIE_PDI_PHY_BASE 0x1F106800UL
- +#define PCIE_PDI_BASE (KSEG1 + PCIE_PDI_PHY_BASE)
- +#define PCIE_PDI_SIZE 0x400
- +
- +#define PCIE1_CFG_PHY_BASE 0x19000000UL
- +#define PCIE1_CFG_BASE (KSEG1 + PCIE1_CFG_PHY_BASE)
- +#define PCIE1_CFG_SIZE (8 * 1024 * 1024)
- +
- +#define PCIE1_MEM_PHY_BASE 0x18000000UL
- +#define PCIE1_MEM_BASE (KSEG1 + PCIE1_MEM_PHY_BASE)
- +#define PCIE1_MEM_SIZE (16 * 1024 * 1024)
- +#define PCIE1_MEM_PHY_END (PCIE1_MEM_PHY_BASE + PCIE1_MEM_SIZE - 1)
- +
- +#define PCIE1_IO_PHY_BASE 0x19800000UL
- +#define PCIE1_IO_BASE (KSEG1 + PCIE1_IO_PHY_BASE)
- +#define PCIE1_IO_SIZE (1 * 1024 * 1024)
- +#define PCIE1_IO_PHY_END (PCIE1_IO_PHY_BASE + PCIE1_IO_SIZE - 1)
- +
- +#define PCIE1_RC_CFG_BASE (KSEG1 + 0x19900000)
- +#define PCIE1_APP_LOGIC_REG (KSEG1 + 0x1E100700)
- +#define PCIE1_MSI_PHY_BASE 0x1F400000UL
- +
- +#define PCIE1_PDI_PHY_BASE 0x1F700400UL
- +#define PCIE1_PDI_BASE (KSEG1 + PCIE1_PDI_PHY_BASE)
- +#define PCIE1_PDI_SIZE 0x400
- +
- +#define PCIE_CFG_PORT_TO_BASE(X) ((X) > 0 ? (PCIE1_CFG_BASE) : (PCIE_CFG_BASE))
- +#define PCIE_MEM_PORT_TO_BASE(X) ((X) > 0 ? (PCIE1_MEM_BASE) : (PCIE_MEM_BASE))
- +#define PCIE_IO_PORT_TO_BASE(X) ((X) > 0 ? (PCIE1_IO_BASE) : (PCIE_IO_BASE))
- +#define PCIE_MEM_PHY_PORT_TO_BASE(X) ((X) > 0 ? (PCIE1_MEM_PHY_BASE) : (PCIE_MEM_PHY_BASE))
- +#define PCIE_MEM_PHY_PORT_TO_END(X) ((X) > 0 ? (PCIE1_MEM_PHY_END) : (PCIE_MEM_PHY_END))
- +#define PCIE_IO_PHY_PORT_TO_BASE(X) ((X) > 0 ? (PCIE1_IO_PHY_BASE) : (PCIE_IO_PHY_BASE))
- +#define PCIE_IO_PHY_PORT_TO_END(X) ((X) > 0 ? (PCIE1_IO_PHY_END) : (PCIE_IO_PHY_END))
- +#define PCIE_APP_PORT_TO_BASE(X) ((X) > 0 ? (PCIE1_APP_LOGIC_REG) : (PCIE_APP_LOGIC_REG))
- +#define PCIE_RC_PORT_TO_BASE(X) ((X) > 0 ? (PCIE1_RC_CFG_BASE) : (PCIE_RC_CFG_BASE))
- +#define PCIE_PHY_PORT_TO_BASE(X) ((X) > 0 ? (PCIE1_PDI_BASE) : (PCIE_PDI_BASE))
- +
- +/* PCIe Application Logic Register */
- +/* RC Core Control Register */
- +#define PCIE_RC_CCR(X) (volatile u32*)(PCIE_APP_PORT_TO_BASE(X) + 0x10)
- +/* This should be enabled after initializing configuratin registers
- + * Also should check link status retraining bit
- + */
- +#define PCIE_RC_CCR_LTSSM_ENABLE 0x00000001 /* Enable LTSSM to continue link establishment */
- +
- +/* RC Core Debug Register */
- +#define PCIE_RC_DR(X) (volatile u32*)(PCIE_APP_PORT_TO_BASE(X) + 0x14)
- +#define PCIE_RC_DR_DLL_UP 0x00000001 /* Data Link Layer Up */
- +#define PCIE_RC_DR_CURRENT_POWER_STATE 0x0000000E /* Current Power State */
- +#define PCIE_RC_DR_CURRENT_POWER_STATE_S 1
- +#define PCIE_RC_DR_CURRENT_LTSSM_STATE 0x000001F0 /* Current LTSSM State */
- +#define PCIE_RC_DR_CURRENT_LTSSM_STATE_S 4
- +
- +#define PCIE_RC_DR_PM_DEV_STATE 0x00000E00 /* Power Management D-State */
- +#define PCIE_RC_DR_PM_DEV_STATE_S 9
- +
- +#define PCIE_RC_DR_PM_ENABLED 0x00001000 /* Power Management State from PMU */
- +#define PCIE_RC_DR_PME_EVENT_ENABLED 0x00002000 /* Power Management Event Enable State */
- +#define PCIE_RC_DR_AUX_POWER_ENABLED 0x00004000 /* Auxiliary Power Enable */
- +
- +/* Current Power State Definition */
- +enum {
- + PCIE_RC_DR_D0 = 0,
- + PCIE_RC_DR_D1, /* Not supported */
- + PCIE_RC_DR_D2, /* Not supported */
- + PCIE_RC_DR_D3,
- + PCIE_RC_DR_UN,
- +};
- +
- +/* PHY Link Status Register */
- +#define PCIE_PHY_SR(X) (volatile u32*)(PCIE_APP_PORT_TO_BASE(X) + 0x18)
- +#define PCIE_PHY_SR_PHY_LINK_UP 0x00000001 /* PHY Link Up/Down Indicator */
- +
- +/* Electromechanical Control Register */
- +#define PCIE_EM_CR(X) (volatile u32*)(PCIE_APP_PORT_TO_BASE(X) + 0x1C)
- +#define PCIE_EM_CR_CARD_IS_PRESENT 0x00000001 /* Card Presence Detect State */
- +#define PCIE_EM_CR_MRL_OPEN 0x00000002 /* MRL Sensor State */
- +#define PCIE_EM_CR_POWER_FAULT_SET 0x00000004 /* Power Fault Detected */
- +#define PCIE_EM_CR_MRL_SENSOR_SET 0x00000008 /* MRL Sensor Changed */
- +#define PCIE_EM_CR_PRESENT_DETECT_SET 0x00000010 /* Card Presense Detect Changed */
- +#define PCIE_EM_CR_CMD_CPL_INT_SET 0x00000020 /* Command Complete Interrupt */
- +#define PCIE_EM_CR_SYS_INTERLOCK_SET 0x00000040 /* System Electromechanical IterLock Engaged */
- +#define PCIE_EM_CR_ATTENTION_BUTTON_SET 0x00000080 /* Attention Button Pressed */
- +
- +/* Interrupt Status Register */
- +#define PCIE_IR_SR(X) (volatile u32*)(PCIE_APP_PORT_TO_BASE(X) + 0x20)
- +#define PCIE_IR_SR_PME_CAUSE_MSI 0x00000002 /* MSI caused by PME */
- +#define PCIE_IR_SR_HP_PME_WAKE_GEN 0x00000004 /* Hotplug PME Wake Generation */
- +#define PCIE_IR_SR_HP_MSI 0x00000008 /* Hotplug MSI */
- +#define PCIE_IR_SR_AHB_LU_ERR 0x00000030 /* AHB Bridge Lookup Error Signals */
- +#define PCIE_IR_SR_AHB_LU_ERR_S 4
- +#define PCIE_IR_SR_INT_MSG_NUM 0x00003E00 /* Interrupt Message Number */
- +#define PCIE_IR_SR_INT_MSG_NUM_S 9
- +#define PCIE_IR_SR_AER_INT_MSG_NUM 0xF8000000 /* Advanced Error Interrupt Message Number */
- +#define PCIE_IR_SR_AER_INT_MSG_NUM_S 27
- +
- +/* Message Control Register */
- +#define PCIE_MSG_CR(X) (volatile u32*)(PCIE_APP_PORT_TO_BASE(X) + 0x30)
- +#define PCIE_MSG_CR_GEN_PME_TURN_OFF_MSG 0x00000001 /* Generate PME Turn Off Message */
- +#define PCIE_MSG_CR_GEN_UNLOCK_MSG 0x00000002 /* Generate Unlock Message */
- +
- +#define PCIE_VDM_DR(X) (volatile u32*)(PCIE_APP_PORT_TO_BASE(X) + 0x34)
- +
- +/* Vendor-Defined Message Requester ID Register */
- +#define PCIE_VDM_RID(X) (PCIE_APP_PORT_TO_BASE (X) + 0x38)
- +#define PCIE_VDM_RID_VENROR_MSG_REQ_ID 0x0000FFFF
- +#define PCIE_VDM_RID_VDMRID_S 0
- +
- +/* ASPM Control Register */
- +#define PCIE_ASPM_CR(X) (volatile u32*)(PCIE_APP_PORT_TO_BASE(X) + 0x40)
- +#define PCIE_ASPM_CR_HOT_RST 0x00000001 /* Hot Reset Request to the downstream device */
- +#define PCIE_ASPM_CR_REQ_EXIT_L1 0x00000002 /* Request to Exit L1 */
- +#define PCIE_ASPM_CR_REQ_ENTER_L1 0x00000004 /* Request to Enter L1 */
- +
- +/* Vendor Message DW0 Register */
- +#define PCIE_VM_MSG_DW0(X) (volatile u32*)(PCIE_APP_PORT_TO_BASE(X) + 0x50)
- +#define PCIE_VM_MSG_DW0_TYPE 0x0000001F /* Message type */
- +#define PCIE_VM_MSG_DW0_TYPE_S 0
- +#define PCIE_VM_MSG_DW0_FORMAT 0x00000060 /* Format */
- +#define PCIE_VM_MSG_DW0_FORMAT_S 5
- +#define PCIE_VM_MSG_DW0_TC 0x00007000 /* Traffic Class */
- +#define PCIE_VM_MSG_DW0_TC_S 12
- +#define PCIE_VM_MSG_DW0_ATTR 0x000C0000 /* Atrributes */
- +#define PCIE_VM_MSG_DW0_ATTR_S 18
- +#define PCIE_VM_MSG_DW0_EP_TLP 0x00100000 /* Poisoned TLP */
- +#define PCIE_VM_MSG_DW0_TD 0x00200000 /* TLP Digest */
- +#define PCIE_VM_MSG_DW0_LEN 0xFFC00000 /* Length */
- +#define PCIE_VM_MSG_DW0_LEN_S 22
- +
- +/* Format Definition */
- +enum {
- + PCIE_VM_MSG_FORMAT_00 = 0, /* 3DW Hdr, no data*/
- + PCIE_VM_MSG_FORMAT_01, /* 4DW Hdr, no data */
- + PCIE_VM_MSG_FORMAT_10, /* 3DW Hdr, with data */
- + PCIE_VM_MSG_FORMAT_11, /* 4DW Hdr, with data */
- +};
- +
- +/* Traffic Class Definition */
- +enum {
- + PCIE_VM_MSG_TC0 = 0,
- + PCIE_VM_MSG_TC1,
- + PCIE_VM_MSG_TC2,
- + PCIE_VM_MSG_TC3,
- + PCIE_VM_MSG_TC4,
- + PCIE_VM_MSG_TC5,
- + PCIE_VM_MSG_TC6,
- + PCIE_VM_MSG_TC7,
- +};
- +
- +/* Attributes Definition */
- +enum {
- + PCIE_VM_MSG_ATTR_00 = 0, /* RO and No Snoop cleared */
- + PCIE_VM_MSG_ATTR_01, /* RO cleared , No Snoop set */
- + PCIE_VM_MSG_ATTR_10, /* RO set, No Snoop cleared*/
- + PCIE_VM_MSG_ATTR_11, /* RO and No Snoop set */
- +};
- +
- +/* Payload Size Definition */
- +#define PCIE_VM_MSG_LEN_MIN 0
- +#define PCIE_VM_MSG_LEN_MAX 1024
- +
- +/* Vendor Message DW1 Register */
- +#define PCIE_VM_MSG_DW1(X) (volatile u32*)(PCIE_APP_PORT_TO_BASE(X) + 0x54)
- +#define PCIE_VM_MSG_DW1_FUNC_NUM 0x00000070 /* Function Number */
- +#define PCIE_VM_MSG_DW1_FUNC_NUM_S 8
- +#define PCIE_VM_MSG_DW1_CODE 0x00FF0000 /* Message Code */
- +#define PCIE_VM_MSG_DW1_CODE_S 16
- +#define PCIE_VM_MSG_DW1_TAG 0xFF000000 /* Tag */
- +#define PCIE_VM_MSG_DW1_TAG_S 24
- +
- +#define PCIE_VM_MSG_DW2(X) (volatile u32*)(PCIE_APP_PORT_TO_BASE(X) + 0x58)
- +#define PCIE_VM_MSG_DW3(X) (volatile u32*)(PCIE_APP_PORT_TO_BASE(X) + 0x5C)
- +
- +/* Vendor Message Request Register */
- +#define PCIE_VM_MSG_REQR(X) (volatile u32*)(PCIE_APP_PORT_TO_BASE(X) + 0x60)
- +#define PCIE_VM_MSG_REQR_REQ 0x00000001 /* Vendor Message Request */
- +
- +
- +/* AHB Slave Side Band Control Register */
- +#define PCIE_AHB_SSB(X) (volatile u32*)(PCIE_APP_PORT_TO_BASE(X) + 0x70)
- +#define PCIE_AHB_SSB_REQ_BCM 0x00000001 /* Slave Reques BCM filed */
- +#define PCIE_AHB_SSB_REQ_EP 0x00000002 /* Slave Reques EP filed */
- +#define PCIE_AHB_SSB_REQ_TD 0x00000004 /* Slave Reques TD filed */
- +#define PCIE_AHB_SSB_REQ_ATTR 0x00000018 /* Slave Reques Attribute number */
- +#define PCIE_AHB_SSB_REQ_ATTR_S 3
- +#define PCIE_AHB_SSB_REQ_TC 0x000000E0 /* Slave Request TC Field */
- +#define PCIE_AHB_SSB_REQ_TC_S 5
- +
- +/* AHB Master SideBand Ctrl Register */
- +#define PCIE_AHB_MSB(X) (volatile u32*)(PCIE_APP_PORT_TO_BASE(X) + 0x74)
- +#define PCIE_AHB_MSB_RESP_ATTR 0x00000003 /* Master Response Attribute number */
- +#define PCIE_AHB_MSB_RESP_ATTR_S 0
- +#define PCIE_AHB_MSB_RESP_BAD_EOT 0x00000004 /* Master Response Badeot filed */
- +#define PCIE_AHB_MSB_RESP_BCM 0x00000008 /* Master Response BCM filed */
- +#define PCIE_AHB_MSB_RESP_EP 0x00000010 /* Master Response EP filed */
- +#define PCIE_AHB_MSB_RESP_TD 0x00000020 /* Master Response TD filed */
- +#define PCIE_AHB_MSB_RESP_FUN_NUM 0x000003C0 /* Master Response Function number */
- +#define PCIE_AHB_MSB_RESP_FUN_NUM_S 6
- +
- +/* AHB Control Register, fixed bus enumeration exception */
- +#define PCIE_AHB_CTRL(X) (volatile u32*)(PCIE_APP_PORT_TO_BASE(X) + 0x78)
- +#define PCIE_AHB_CTRL_BUS_ERROR_SUPPRESS 0x00000001
- +
- +/* Interrupt Enalbe Register */
- +#define PCIE_IRNEN(X) (volatile u32*)(PCIE_APP_PORT_TO_BASE(X) + 0xF4)
- +#define PCIE_IRNCR(X) (volatile u32*)(PCIE_APP_PORT_TO_BASE(X) + 0xF8)
- +#define PCIE_IRNICR(X) (volatile u32*)(PCIE_APP_PORT_TO_BASE(X) + 0xFC)
- +
- +/* PCIe interrupt enable/control/capture register definition */
- +#define PCIE_IRN_AER_REPORT 0x00000001 /* AER Interrupt */
- +#define PCIE_IRN_AER_MSIX 0x00000002 /* Advanced Error MSI-X Interrupt */
- +#define PCIE_IRN_PME 0x00000004 /* PME Interrupt */
- +#define PCIE_IRN_HOTPLUG 0x00000008 /* Hotplug Interrupt */
- +#define PCIE_IRN_RX_VDM_MSG 0x00000010 /* Vendor-Defined Message Interrupt */
- +#define PCIE_IRN_RX_CORRECTABLE_ERR_MSG 0x00000020 /* Correctable Error Message Interrupt */
- +#define PCIE_IRN_RX_NON_FATAL_ERR_MSG 0x00000040 /* Non-fatal Error Message */
- +#define PCIE_IRN_RX_FATAL_ERR_MSG 0x00000080 /* Fatal Error Message */
- +#define PCIE_IRN_RX_PME_MSG 0x00000100 /* PME Message Interrupt */
- +#define PCIE_IRN_RX_PME_TURNOFF_ACK 0x00000200 /* PME Turnoff Ack Message Interrupt */
- +#define PCIE_IRN_AHB_BR_FATAL_ERR 0x00000400 /* AHB Fatal Error Interrupt */
- +#define PCIE_IRN_LINK_AUTO_BW_STATUS 0x00000800 /* Link Auto Bandwidth Status Interrupt */
- +#define PCIE_IRN_BW_MGT 0x00001000 /* Bandwidth Managment Interrupt */
- +#define PCIE_IRN_INTA 0x00002000 /* INTA */
- +#define PCIE_IRN_INTB 0x00004000 /* INTB */
- +#define PCIE_IRN_INTC 0x00008000 /* INTC */
- +#define PCIE_IRN_INTD 0x00010000 /* INTD */
- +#define PCIE_IRN_WAKEUP 0x00020000 /* Wake up Interrupt */
- +
- +#define PCIE_RC_CORE_COMBINED_INT (PCIE_IRN_AER_REPORT | PCIE_IRN_AER_MSIX | PCIE_IRN_PME | \
- + PCIE_IRN_HOTPLUG | PCIE_IRN_RX_VDM_MSG | PCIE_IRN_RX_CORRECTABLE_ERR_MSG |\
- + PCIE_IRN_RX_NON_FATAL_ERR_MSG | PCIE_IRN_RX_FATAL_ERR_MSG | \
- + PCIE_IRN_RX_PME_MSG | PCIE_IRN_RX_PME_TURNOFF_ACK | PCIE_IRN_AHB_BR_FATAL_ERR | \
- + PCIE_IRN_LINK_AUTO_BW_STATUS | PCIE_IRN_BW_MGT)
- +/* PCIe RC Configuration Register */
- +#define PCIE_VDID(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x00)
- +
- +/* Bit definition from pci_reg.h */
- +#define PCIE_PCICMDSTS(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x04)
- +#define PCIE_CCRID(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x08)
- +#define PCIE_CLSLTHTBR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x0C) /* EP only */
- +/* BAR0, BAR1,Only necessary if the bridges implements a device-specific register set or memory buffer */
- +#define PCIE_BAR0(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x10) /* Not used*/
- +#define PCIE_BAR1(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x14) /* Not used */
- +
- +#define PCIE_BNR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x18) /* Mandatory */
- +/* Bus Number Register bits */
- +#define PCIE_BNR_PRIMARY_BUS_NUM 0x000000FF
- +#define PCIE_BNR_PRIMARY_BUS_NUM_S 0
- +#define PCIE_PNR_SECONDARY_BUS_NUM 0x0000FF00
- +#define PCIE_PNR_SECONDARY_BUS_NUM_S 8
- +#define PCIE_PNR_SUB_BUS_NUM 0x00FF0000
- +#define PCIE_PNR_SUB_BUS_NUM_S 16
- +
- +/* IO Base/Limit Register bits */
- +#define PCIE_IOBLSECS(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x1C) /* RC only */
- +#define PCIE_IOBLSECS_32BIT_IO_ADDR 0x00000001
- +#define PCIE_IOBLSECS_IO_BASE_ADDR 0x000000F0
- +#define PCIE_IOBLSECS_IO_BASE_ADDR_S 4
- +#define PCIE_IOBLSECS_32BIT_IOLIMT 0x00000100
- +#define PCIE_IOBLSECS_IO_LIMIT_ADDR 0x0000F000
- +#define PCIE_IOBLSECS_IO_LIMIT_ADDR_S 12
- +
- +/* Non-prefetchable Memory Base/Limit Register bit */
- +#define PCIE_MBML(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x20) /* RC only */
- +#define PCIE_MBML_MEM_BASE_ADDR 0x0000FFF0
- +#define PCIE_MBML_MEM_BASE_ADDR_S 4
- +#define PCIE_MBML_MEM_LIMIT_ADDR 0xFFF00000
- +#define PCIE_MBML_MEM_LIMIT_ADDR_S 20
- +
- +/* Prefetchable Memory Base/Limit Register bit */
- +#define PCIE_PMBL(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x24) /* RC only */
- +#define PCIE_PMBL_64BIT_ADDR 0x00000001
- +#define PCIE_PMBL_UPPER_12BIT 0x0000FFF0
- +#define PCIE_PMBL_UPPER_12BIT_S 4
- +#define PCIE_PMBL_E64MA 0x00010000
- +#define PCIE_PMBL_END_ADDR 0xFFF00000
- +#define PCIE_PMBL_END_ADDR_S 20
- +#define PCIE_PMBU32(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x28) /* RC only */
- +#define PCIE_PMLU32(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x2C) /* RC only */
- +
- +/* I/O Base/Limit Upper 16 bits register */
- +#define PCIE_IO_BANDL(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x30) /* RC only */
- +#define PCIE_IO_BANDL_UPPER_16BIT_IO_BASE 0x0000FFFF
- +#define PCIE_IO_BANDL_UPPER_16BIT_IO_BASE_S 0
- +#define PCIE_IO_BANDL_UPPER_16BIT_IO_LIMIT 0xFFFF0000
- +#define PCIE_IO_BANDL_UPPER_16BIT_IO_LIMIT_S 16
- +
- +#define PCIE_CPR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x34)
- +#define PCIE_EBBAR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x38)
- +
- +/* Interrupt and Secondary Bridge Control Register */
- +#define PCIE_INTRBCTRL(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x3C)
- +
- +#define PCIE_INTRBCTRL_INT_LINE 0x000000FF
- +#define PCIE_INTRBCTRL_INT_LINE_S 0
- +#define PCIE_INTRBCTRL_INT_PIN 0x0000FF00
- +#define PCIE_INTRBCTRL_INT_PIN_S 8
- +#define PCIE_INTRBCTRL_PARITY_ERR_RESP_ENABLE 0x00010000 /* #PERR */
- +#define PCIE_INTRBCTRL_SERR_ENABLE 0x00020000 /* #SERR */
- +#define PCIE_INTRBCTRL_ISA_ENABLE 0x00040000 /* ISA enable, IO 64KB only */
- +#define PCIE_INTRBCTRL_VGA_ENABLE 0x00080000 /* VGA enable */
- +#define PCIE_INTRBCTRL_VGA_16BIT_DECODE 0x00100000 /* VGA 16bit decode */
- +#define PCIE_INTRBCTRL_RST_SECONDARY_BUS 0x00400000 /* Secondary bus rest, hot rest, 1ms */
- +/* Others are read only */
- +enum {
- + PCIE_INTRBCTRL_INT_NON = 0,
- + PCIE_INTRBCTRL_INTA,
- + PCIE_INTRBCTRL_INTB,
- + PCIE_INTRBCTRL_INTC,
- + PCIE_INTRBCTRL_INTD,
- +};
- +
- +#define PCIE_PM_CAPR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x40)
- +
- +/* Power Management Control and Status Register */
- +#define PCIE_PM_CSR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x44)
- +
- +#define PCIE_PM_CSR_POWER_STATE 0x00000003 /* Power State */
- +#define PCIE_PM_CSR_POWER_STATE_S 0
- +#define PCIE_PM_CSR_SW_RST 0x00000008 /* Soft Reset Enabled */
- +#define PCIE_PM_CSR_PME_ENABLE 0x00000100 /* PME Enable */
- +#define PCIE_PM_CSR_PME_STATUS 0x00008000 /* PME status */
- +
- +/* MSI Capability Register for EP */
- +#define PCIE_MCAPR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x50)
- +
- +#define PCIE_MCAPR_MSI_CAP_ID 0x000000FF /* MSI Capability ID */
- +#define PCIE_MCAPR_MSI_CAP_ID_S 0
- +#define PCIE_MCAPR_MSI_NEXT_CAP_PTR 0x0000FF00 /* Next Capability Pointer */
- +#define PCIE_MCAPR_MSI_NEXT_CAP_PTR_S 8
- +#define PCIE_MCAPR_MSI_ENABLE 0x00010000 /* MSI Enable */
- +#define PCIE_MCAPR_MULTI_MSG_CAP 0x000E0000 /* Multiple Message Capable */
- +#define PCIE_MCAPR_MULTI_MSG_CAP_S 17
- +#define PCIE_MCAPR_MULTI_MSG_ENABLE 0x00700000 /* Multiple Message Enable */
- +#define PCIE_MCAPR_MULTI_MSG_ENABLE_S 20
- +#define PCIE_MCAPR_ADDR64_CAP 0X00800000 /* 64-bit Address Capable */
- +
- +/* MSI Message Address Register */
- +#define PCIE_MA(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x54)
- +
- +#define PCIE_MA_ADDR_MASK 0xFFFFFFFC /* Message Address */
- +
- +/* MSI Message Upper Address Register */
- +#define PCIE_MUA(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x58)
- +
- +/* MSI Message Data Register */
- +#define PCIE_MD(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x5C)
- +
- +#define PCIE_MD_DATA 0x0000FFFF /* Message Data */
- +#define PCIE_MD_DATA_S 0
- +
- +/* PCI Express Capability Register */
- +#define PCIE_XCAP(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x70)
- +
- +#define PCIE_XCAP_ID 0x000000FF /* PCI Express Capability ID */
- +#define PCIE_XCAP_ID_S 0
- +#define PCIE_XCAP_NEXT_CAP 0x0000FF00 /* Next Capability Pointer */
- +#define PCIE_XCAP_NEXT_CAP_S 8
- +#define PCIE_XCAP_VER 0x000F0000 /* PCI Express Capability Version */
- +#define PCIE_XCAP_VER_S 16
- +#define PCIE_XCAP_DEV_PORT_TYPE 0x00F00000 /* Device Port Type */
- +#define PCIE_XCAP_DEV_PORT_TYPE_S 20
- +#define PCIE_XCAP_SLOT_IMPLEMENTED 0x01000000 /* Slot Implemented */
- +#define PCIE_XCAP_MSG_INT_NUM 0x3E000000 /* Interrupt Message Number */
- +#define PCIE_XCAP_MSG_INT_NUM_S 25
- +
- +/* Device Capability Register */
- +#define PCIE_DCAP(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x74)
- +
- +#define PCIE_DCAP_MAX_PAYLOAD_SIZE 0x00000007 /* Max Payload size */
- +#define PCIE_DCAP_MAX_PAYLOAD_SIZE_S 0
- +#define PCIE_DCAP_PHANTOM_FUNC 0x00000018 /* Phanton Function, not supported */
- +#define PCIE_DCAP_PHANTOM_FUNC_S 3
- +#define PCIE_DCAP_EXT_TAG 0x00000020 /* Extended Tag Field */
- +#define PCIE_DCAP_EP_L0S_LATENCY 0x000001C0 /* EP L0s latency only */
- +#define PCIE_DCAP_EP_L0S_LATENCY_S 6
- +#define PCIE_DCAP_EP_L1_LATENCY 0x00000E00 /* EP L1 latency only */
- +#define PCIE_DCAP_EP_L1_LATENCY_S 9
- +#define PCIE_DCAP_ROLE_BASE_ERR_REPORT 0x00008000 /* Role Based ERR */
- +
- +/* Maximum payload size supported */
- +enum {
- + PCIE_MAX_PAYLOAD_128 = 0,
- + PCIE_MAX_PAYLOAD_256,
- + PCIE_MAX_PAYLOAD_512,
- + PCIE_MAX_PAYLOAD_1024,
- + PCIE_MAX_PAYLOAD_2048,
- + PCIE_MAX_PAYLOAD_4096,
- +};
- +
- +/* Device Control and Status Register */
- +#define PCIE_DCTLSTS(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x78)
- +
- +#define PCIE_DCTLSTS_CORRECTABLE_ERR_EN 0x00000001 /* COR-ERR */
- +#define PCIE_DCTLSTS_NONFATAL_ERR_EN 0x00000002 /* Non-fatal ERR */
- +#define PCIE_DCTLSTS_FATAL_ERR_EN 0x00000004 /* Fatal ERR */
- +#define PCIE_DCTLSYS_UR_REQ_EN 0x00000008 /* UR ERR */
- +#define PCIE_DCTLSTS_RELAXED_ORDERING_EN 0x00000010 /* Enable relaxing ordering */
- +#define PCIE_DCTLSTS_MAX_PAYLOAD_SIZE 0x000000E0 /* Max payload mask */
- +#define PCIE_DCTLSTS_MAX_PAYLOAD_SIZE_S 5
- +#define PCIE_DCTLSTS_EXT_TAG_EN 0x00000100 /* Extended tag field */
- +#define PCIE_DCTLSTS_PHANTOM_FUNC_EN 0x00000200 /* Phantom Function Enable */
- +#define PCIE_DCTLSTS_AUX_PM_EN 0x00000400 /* AUX Power PM Enable */
- +#define PCIE_DCTLSTS_NO_SNOOP_EN 0x00000800 /* Enable no snoop, except root port*/
- +#define PCIE_DCTLSTS_MAX_READ_SIZE 0x00007000 /* Max Read Request size*/
- +#define PCIE_DCTLSTS_MAX_READ_SIZE_S 12
- +#define PCIE_DCTLSTS_CORRECTABLE_ERR 0x00010000 /* COR-ERR Detected */
- +#define PCIE_DCTLSTS_NONFATAL_ERR 0x00020000 /* Non-Fatal ERR Detected */
- +#define PCIE_DCTLSTS_FATAL_ER 0x00040000 /* Fatal ERR Detected */
- +#define PCIE_DCTLSTS_UNSUPPORTED_REQ 0x00080000 /* UR Detected */
- +#define PCIE_DCTLSTS_AUX_POWER 0x00100000 /* Aux Power Detected */
- +#define PCIE_DCTLSTS_TRANSACT_PENDING 0x00200000 /* Transaction pending */
- +
- +#define PCIE_DCTLSTS_ERR_EN (PCIE_DCTLSTS_CORRECTABLE_ERR_EN | \
- + PCIE_DCTLSTS_NONFATAL_ERR_EN | PCIE_DCTLSTS_FATAL_ERR_EN | \
- + PCIE_DCTLSYS_UR_REQ_EN)
- +
- +/* Link Capability Register */
- +#define PCIE_LCAP(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x7C)
- +#define PCIE_LCAP_MAX_LINK_SPEED 0x0000000F /* Max link speed, 0x1 by default */
- +#define PCIE_LCAP_MAX_LINK_SPEED_S 0
- +#define PCIE_LCAP_MAX_LENGTH_WIDTH 0x000003F0 /* Maxium Length Width */
- +#define PCIE_LCAP_MAX_LENGTH_WIDTH_S 4
- +#define PCIE_LCAP_ASPM_LEVEL 0x00000C00 /* Active State Link PM Support */
- +#define PCIE_LCAP_ASPM_LEVEL_S 10
- +#define PCIE_LCAP_L0S_EIXT_LATENCY 0x00007000 /* L0s Exit Latency */
- +#define PCIE_LCAP_L0S_EIXT_LATENCY_S 12
- +#define PCIE_LCAP_L1_EXIT_LATENCY 0x00038000 /* L1 Exit Latency */
- +#define PCIE_LCAP_L1_EXIT_LATENCY_S 15
- +#define PCIE_LCAP_CLK_PM 0x00040000 /* Clock Power Management */
- +#define PCIE_LCAP_SDER 0x00080000 /* Surprise Down Error Reporting */
- +#define PCIE_LCAP_DLL_ACTIVE_REPROT 0x00100000 /* Data Link Layer Active Reporting Capable */
- +#define PCIE_LCAP_PORT_NUM 0xFF0000000 /* Port number */
- +#define PCIE_LCAP_PORT_NUM_S 24
- +
- +/* Maximum Length width definition */
- +#define PCIE_MAX_LENGTH_WIDTH_RES 0x00
- +#define PCIE_MAX_LENGTH_WIDTH_X1 0x01 /* Default */
- +#define PCIE_MAX_LENGTH_WIDTH_X2 0x02
- +#define PCIE_MAX_LENGTH_WIDTH_X4 0x04
- +#define PCIE_MAX_LENGTH_WIDTH_X8 0x08
- +#define PCIE_MAX_LENGTH_WIDTH_X12 0x0C
- +#define PCIE_MAX_LENGTH_WIDTH_X16 0x10
- +#define PCIE_MAX_LENGTH_WIDTH_X32 0x20
- +
- +/* Active State Link PM definition */
- +enum {
- + PCIE_ASPM_RES0 = 0,
- + PCIE_ASPM_L0S_ENTRY_SUPPORT, /* L0s */
- + PCIE_ASPM_RES1,
- + PCIE_ASPM_L0S_L1_ENTRY_SUPPORT, /* L0s and L1, default */
- +};
- +
- +/* L0s Exit Latency definition */
- +enum {
- + PCIE_L0S_EIXT_LATENCY_L64NS = 0, /* < 64 ns */
- + PCIE_L0S_EIXT_LATENCY_B64A128, /* > 64 ns < 128 ns */
- + PCIE_L0S_EIXT_LATENCY_B128A256, /* > 128 ns < 256 ns */
- + PCIE_L0S_EIXT_LATENCY_B256A512, /* > 256 ns < 512 ns */
- + PCIE_L0S_EIXT_LATENCY_B512TO1U, /* > 512 ns < 1 us */
- + PCIE_L0S_EIXT_LATENCY_B1A2U, /* > 1 us < 2 us */
- + PCIE_L0S_EIXT_LATENCY_B2A4U, /* > 2 us < 4 us */
- + PCIE_L0S_EIXT_LATENCY_M4US, /* > 4 us */
- +};
- +
- +/* L1 Exit Latency definition */
- +enum {
- + PCIE_L1_EXIT_LATENCY_L1US = 0, /* < 1 us */
- + PCIE_L1_EXIT_LATENCY_B1A2, /* > 1 us < 2 us */
- + PCIE_L1_EXIT_LATENCY_B2A4, /* > 2 us < 4 us */
- + PCIE_L1_EXIT_LATENCY_B4A8, /* > 4 us < 8 us */
- + PCIE_L1_EXIT_LATENCY_B8A16, /* > 8 us < 16 us */
- + PCIE_L1_EXIT_LATENCY_B16A32, /* > 16 us < 32 us */
- + PCIE_L1_EXIT_LATENCY_B32A64, /* > 32 us < 64 us */
- + PCIE_L1_EXIT_LATENCY_M64US, /* > 64 us */
- +};
- +
- +/* Link Control and Status Register */
- +#define PCIE_LCTLSTS(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x80)
- +#define PCIE_LCTLSTS_ASPM_ENABLE 0x00000003 /* Active State Link PM Control */
- +#define PCIE_LCTLSTS_ASPM_ENABLE_S 0
- +#define PCIE_LCTLSTS_RCB128 0x00000008 /* Read Completion Boundary 128*/
- +#define PCIE_LCTLSTS_LINK_DISABLE 0x00000010 /* Link Disable */
- +#define PCIE_LCTLSTS_RETRIAN_LINK 0x00000020 /* Retrain Link */
- +#define PCIE_LCTLSTS_COM_CLK_CFG 0x00000040 /* Common Clock Configuration */
- +#define PCIE_LCTLSTS_EXT_SYNC 0x00000080 /* Extended Synch */
- +#define PCIE_LCTLSTS_CLK_PM_EN 0x00000100 /* Enable Clock Powerm Management */
- +#define PCIE_LCTLSTS_LINK_SPEED 0x000F0000 /* Link Speed */
- +#define PCIE_LCTLSTS_LINK_SPEED_S 16
- +#define PCIE_LCTLSTS_NEGOTIATED_LINK_WIDTH 0x03F00000 /* Negotiated Link Width */
- +#define PCIE_LCTLSTS_NEGOTIATED_LINK_WIDTH_S 20
- +#define PCIE_LCTLSTS_RETRAIN_PENDING 0x08000000 /* Link training is ongoing */
- +#define PCIE_LCTLSTS_SLOT_CLK_CFG 0x10000000 /* Slot Clock Configuration */
- +#define PCIE_LCTLSTS_DLL_ACTIVE 0x20000000 /* Data Link Layer Active */
- +
- +/* Slot Capabilities Register */
- +#define PCIE_SLCAP(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x84)
- +
- +/* Slot Capabilities */
- +#define PCIE_SLCTLSTS(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x88)
- +
- +/* Root Control and Capability Register */
- +#define PCIE_RCTLCAP(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x8C)
- +#define PCIE_RCTLCAP_SERR_ON_CORRECTABLE_ERR 0x00000001 /* #SERR on COR-ERR */
- +#define PCIE_RCTLCAP_SERR_ON_NONFATAL_ERR 0x00000002 /* #SERR on Non-Fatal ERR */
- +#define PCIE_RCTLCAP_SERR_ON_FATAL_ERR 0x00000004 /* #SERR on Fatal ERR */
- +#define PCIE_RCTLCAP_PME_INT_EN 0x00000008 /* PME Interrupt Enable */
- +#define PCIE_RCTLCAP_SERR_ENABLE (PCIE_RCTLCAP_SERR_ON_CORRECTABLE_ERR | \
- + PCIE_RCTLCAP_SERR_ON_NONFATAL_ERR | PCIE_RCTLCAP_SERR_ON_FATAL_ERR)
- +/* Root Status Register */
- +#define PCIE_RSTS(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x90)
- +#define PCIE_RSTS_PME_REQ_ID 0x0000FFFF /* PME Request ID */
- +#define PCIE_RSTS_PME_REQ_ID_S 0
- +#define PCIE_RSTS_PME_STATUS 0x00010000 /* PME Status */
- +#define PCIE_RSTS_PME_PENDING 0x00020000 /* PME Pending */
- +
- +/* PCI Express Enhanced Capability Header */
- +#define PCIE_ENHANCED_CAP(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x100)
- +#define PCIE_ENHANCED_CAP_ID 0x0000FFFF /* PCI Express Extended Capability ID */
- +#define PCIE_ENHANCED_CAP_ID_S 0
- +#define PCIE_ENHANCED_CAP_VER 0x000F0000 /* Capability Version */
- +#define PCIE_ENHANCED_CAP_VER_S 16
- +#define PCIE_ENHANCED_CAP_NEXT_OFFSET 0xFFF00000 /* Next Capability Offset */
- +#define PCIE_ENHANCED_CAP_NEXT_OFFSET_S 20
- +
- +/* Uncorrectable Error Status Register */
- +#define PCIE_UES_R(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x104)
- +#define PCIE_DATA_LINK_PROTOCOL_ERR 0x00000010 /* Data Link Protocol Error Status */
- +#define PCIE_SURPRISE_DOWN_ERROR 0x00000020 /* Surprise Down Error Status */
- +#define PCIE_POISONED_TLP 0x00001000 /* Poisoned TLP Status */
- +#define PCIE_FC_PROTOCOL_ERR 0x00002000 /* Flow Control Protocol Error Status */
- +#define PCIE_COMPLETION_TIMEOUT 0x00004000 /* Completion Timeout Status */
- +#define PCIE_COMPLETOR_ABORT 0x00008000 /* Completer Abort Error */
- +#define PCIE_UNEXPECTED_COMPLETION 0x00010000 /* Unexpected Completion Status */
- +#define PCIE_RECEIVER_OVERFLOW 0x00020000 /* Receive Overflow Status */
- +#define PCIE_MALFORNED_TLP 0x00040000 /* Malformed TLP Stauts */
- +#define PCIE_ECRC_ERR 0x00080000 /* ECRC Error Stauts */
- +#define PCIE_UR_REQ 0x00100000 /* Unsupported Request Error Status */
- +#define PCIE_ALL_UNCORRECTABLE_ERR (PCIE_DATA_LINK_PROTOCOL_ERR | PCIE_SURPRISE_DOWN_ERROR | \
- + PCIE_POISONED_TLP | PCIE_FC_PROTOCOL_ERR | PCIE_COMPLETION_TIMEOUT | \
- + PCIE_COMPLETOR_ABORT | PCIE_UNEXPECTED_COMPLETION | PCIE_RECEIVER_OVERFLOW |\
- + PCIE_MALFORNED_TLP | PCIE_ECRC_ERR | PCIE_UR_REQ)
- +
- +/* Uncorrectable Error Mask Register, Mask means no report */
- +#define PCIE_UEMR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x108)
- +
- +/* Uncorrectable Error Severity Register */
- +#define PCIE_UESR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x10C)
- +
- +/* Correctable Error Status Register */
- +#define PCIE_CESR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x110)
- +#define PCIE_RX_ERR 0x00000001 /* Receive Error Status */
- +#define PCIE_BAD_TLP 0x00000040 /* Bad TLP Status */
- +#define PCIE_BAD_DLLP 0x00000080 /* Bad DLLP Status */
- +#define PCIE_REPLAY_NUM_ROLLOVER 0x00000100 /* Replay Number Rollover Status */
- +#define PCIE_REPLAY_TIMER_TIMEOUT_ERR 0x00001000 /* Reply Timer Timeout Status */
- +#define PCIE_ADVISORY_NONFTAL_ERR 0x00002000 /* Advisory Non-Fatal Error Status */
- +#define PCIE_CORRECTABLE_ERR (PCIE_RX_ERR | PCIE_BAD_TLP | PCIE_BAD_DLLP | PCIE_REPLAY_NUM_ROLLOVER |\
- + PCIE_REPLAY_TIMER_TIMEOUT_ERR | PCIE_ADVISORY_NONFTAL_ERR)
- +
- +/* Correctable Error Mask Register */
- +#define PCIE_CEMR(X) (volatile u32*)(PCIE_RC_CFG_BASE + 0x114)
- +
- +/* Advanced Error Capabilities and Control Register */
- +#define PCIE_AECCR(X) (volatile u32*)(PCIE_RC_CFG_BASE + 0x118)
- +#define PCIE_AECCR_FIRST_ERR_PTR 0x0000001F /* First Error Pointer */
- +#define PCIE_AECCR_FIRST_ERR_PTR_S 0
- +#define PCIE_AECCR_ECRC_GEN_CAP 0x00000020 /* ECRC Generation Capable */
- +#define PCIE_AECCR_ECRC_GEN_EN 0x00000040 /* ECRC Generation Enable */
- +#define PCIE_AECCR_ECRC_CHECK_CAP 0x00000080 /* ECRC Check Capable */
- +#define PCIE_AECCR_ECRC_CHECK_EN 0x00000100 /* ECRC Check Enable */
- +
- +/* Header Log Register 1 */
- +#define PCIE_HLR1(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x11C)
- +
- +/* Header Log Register 2 */
- +#define PCIE_HLR2(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x120)
- +
- +/* Header Log Register 3 */
- +#define PCIE_HLR3(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x124)
- +
- +/* Header Log Register 4 */
- +#define PCIE_HLR4(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x128)
- +
- +/* Root Error Command Register */
- +#define PCIE_RECR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x12C)
- +#define PCIE_RECR_CORRECTABLE_ERR_REPORT_EN 0x00000001 /* COR-ERR */
- +#define PCIE_RECR_NONFATAL_ERR_REPORT_EN 0x00000002 /* Non-Fatal ERR */
- +#define PCIE_RECR_FATAL_ERR_REPORT_EN 0x00000004 /* Fatal ERR */
- +#define PCIE_RECR_ERR_REPORT_EN (PCIE_RECR_CORRECTABLE_ERR_REPORT_EN | \
- + PCIE_RECR_NONFATAL_ERR_REPORT_EN | PCIE_RECR_FATAL_ERR_REPORT_EN)
- +
- +/* Root Error Status Register */
- +#define PCIE_RESR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x130)
- +#define PCIE_RESR_CORRECTABLE_ERR 0x00000001 /* COR-ERR Receveid */
- +#define PCIE_RESR_MULTI_CORRECTABLE_ERR 0x00000002 /* Multiple COR-ERR Received */
- +#define PCIE_RESR_FATAL_NOFATAL_ERR 0x00000004 /* ERR Fatal/Non-Fatal Received */
- +#define PCIE_RESR_MULTI_FATAL_NOFATAL_ERR 0x00000008 /* Multiple ERR Fatal/Non-Fatal Received */
- +#define PCIE_RESR_FIRST_UNCORRECTABLE_FATAL_ERR 0x00000010 /* First UN-COR Fatal */
- +#define PCIR_RESR_NON_FATAL_ERR 0x00000020 /* Non-Fatal Error Message Received */
- +#define PCIE_RESR_FATAL_ERR 0x00000040 /* Fatal Message Received */
- +#define PCIE_RESR_AER_INT_MSG_NUM 0xF8000000 /* Advanced Error Interrupt Message Number */
- +#define PCIE_RESR_AER_INT_MSG_NUM_S 27
- +
- +/* Error Source Indentification Register */
- +#define PCIE_ESIR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x134)
- +#define PCIE_ESIR_CORRECTABLE_ERR_SRC_ID 0x0000FFFF
- +#define PCIE_ESIR_CORRECTABLE_ERR_SRC_ID_S 0
- +#define PCIE_ESIR_FATAL_NON_FATAL_SRC_ID 0xFFFF0000
- +#define PCIE_ESIR_FATAL_NON_FATAL_SRC_ID_S 16
- +
- +/* VC Enhanced Capability Header */
- +#define PCIE_VC_ECH(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x140)
- +
- +/* Port VC Capability Register */
- +#define PCIE_PVC1(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x144)
- +#define PCIE_PVC1_EXT_VC_CNT 0x00000007 /* Extended VC Count */
- +#define PCIE_PVC1_EXT_VC_CNT_S 0
- +#define PCIE_PVC1_LOW_PRI_EXT_VC_CNT 0x00000070 /* Low Priority Extended VC Count */
- +#define PCIE_PVC1_LOW_PRI_EXT_VC_CNT_S 4
- +#define PCIE_PVC1_REF_CLK 0x00000300 /* Reference Clock */
- +#define PCIE_PVC1_REF_CLK_S 8
- +#define PCIE_PVC1_PORT_ARB_TAB_ENTRY_SIZE 0x00000C00 /* Port Arbitration Table Entry Size */
- +#define PCIE_PVC1_PORT_ARB_TAB_ENTRY_SIZE_S 10
- +
- +/* Extended Virtual Channel Count Defintion */
- +#define PCIE_EXT_VC_CNT_MIN 0
- +#define PCIE_EXT_VC_CNT_MAX 7
- +
- +/* Port Arbitration Table Entry Size Definition */
- +enum {
- + PCIE_PORT_ARB_TAB_ENTRY_SIZE_S1BIT = 0,
- + PCIE_PORT_ARB_TAB_ENTRY_SIZE_S2BIT,
- + PCIE_PORT_ARB_TAB_ENTRY_SIZE_S4BIT,
- + PCIE_PORT_ARB_TAB_ENTRY_SIZE_S8BIT,
- +};
- +
- +/* Port VC Capability Register 2 */
- +#define PCIE_PVC2(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x148)
- +#define PCIE_PVC2_VC_ARB_16P_FIXED_WRR 0x00000001 /* HW Fixed arbitration, 16 phase WRR */
- +#define PCIE_PVC2_VC_ARB_32P_WRR 0x00000002 /* 32 phase WRR */
- +#define PCIE_PVC2_VC_ARB_64P_WRR 0x00000004 /* 64 phase WRR */
- +#define PCIE_PVC2_VC_ARB_128P_WRR 0x00000008 /* 128 phase WRR */
- +#define PCIE_PVC2_VC_ARB_WRR 0x0000000F
- +#define PCIE_PVC2_VC_ARB_TAB_OFFSET 0xFF000000 /* VC arbitration table offset, not support */
- +#define PCIE_PVC2_VC_ARB_TAB_OFFSET_S 24
- +
- +/* Port VC Control and Status Register */
- +#define PCIE_PVCCRSR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x14C)
- +#define PCIE_PVCCRSR_LOAD_VC_ARB_TAB 0x00000001 /* Load VC Arbitration Table */
- +#define PCIE_PVCCRSR_VC_ARB_SEL 0x0000000E /* VC Arbitration Select */
- +#define PCIE_PVCCRSR_VC_ARB_SEL_S 1
- +#define PCIE_PVCCRSR_VC_ARB_TAB_STATUS 0x00010000 /* Arbitration Status */
- +
- +/* VC0 Resource Capability Register */
- +#define PCIE_VC0_RC(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x150)
- +#define PCIE_VC0_RC_PORT_ARB_HW_FIXED 0x00000001 /* HW Fixed arbitration */
- +#define PCIE_VC0_RC_PORT_ARB_32P_WRR 0x00000002 /* 32 phase WRR */
- +#define PCIE_VC0_RC_PORT_ARB_64P_WRR 0x00000004 /* 64 phase WRR */
- +#define PCIE_VC0_RC_PORT_ARB_128P_WRR 0x00000008 /* 128 phase WRR */
- +#define PCIE_VC0_RC_PORT_ARB_TM_128P_WRR 0x00000010 /* Time-based 128 phase WRR */
- +#define PCIE_VC0_RC_PORT_ARB_TM_256P_WRR 0x00000020 /* Time-based 256 phase WRR */
- +#define PCIE_VC0_RC_PORT_ARB (PCIE_VC0_RC_PORT_ARB_HW_FIXED | PCIE_VC0_RC_PORT_ARB_32P_WRR |\
- + PCIE_VC0_RC_PORT_ARB_64P_WRR | PCIE_VC0_RC_PORT_ARB_128P_WRR | \
- + PCIE_VC0_RC_PORT_ARB_TM_128P_WRR | PCIE_VC0_RC_PORT_ARB_TM_256P_WRR)
- +
- +#define PCIE_VC0_RC_REJECT_SNOOP 0x00008000 /* Reject Snoop Transactioin */
- +#define PCIE_VC0_RC_MAX_TIMESLOTS 0x007F0000 /* Maximum time Slots */
- +#define PCIE_VC0_RC_MAX_TIMESLOTS_S 16
- +#define PCIE_VC0_RC_PORT_ARB_TAB_OFFSET 0xFF000000 /* Port Arbitration Table Offset */
- +#define PCIE_VC0_RC_PORT_ARB_TAB_OFFSET_S 24
- +
- +/* VC0 Resource Control Register */
- +#define PCIE_VC0_RC0(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x154)
- +#define PCIE_VC0_RC0_TVM0 0x00000001 /* TC0 and VC0 */
- +#define PCIE_VC0_RC0_TVM1 0x00000002 /* TC1 and VC1 */
- +#define PCIE_VC0_RC0_TVM2 0x00000004 /* TC2 and VC2 */
- +#define PCIE_VC0_RC0_TVM3 0x00000008 /* TC3 and VC3 */
- +#define PCIE_VC0_RC0_TVM4 0x00000010 /* TC4 and VC4 */
- +#define PCIE_VC0_RC0_TVM5 0x00000020 /* TC5 and VC5 */
- +#define PCIE_VC0_RC0_TVM6 0x00000040 /* TC6 and VC6 */
- +#define PCIE_VC0_RC0_TVM7 0x00000080 /* TC7 and VC7 */
- +#define PCIE_VC0_RC0_TC_VC 0x000000FF /* TC/VC mask */
- +
- +#define PCIE_VC0_RC0_LOAD_PORT_ARB_TAB 0x00010000 /* Load Port Arbitration Table */
- +#define PCIE_VC0_RC0_PORT_ARB_SEL 0x000E0000 /* Port Arbitration Select */
- +#define PCIE_VC0_RC0_PORT_ARB_SEL_S 17
- +#define PCIE_VC0_RC0_VC_ID 0x07000000 /* VC ID */
- +#define PCIE_VC0_RC0_VC_ID_S 24
- +#define PCIE_VC0_RC0_VC_EN 0x80000000 /* VC Enable */
- +
- +/* VC0 Resource Status Register */
- +#define PCIE_VC0_RSR0(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x158)
- +#define PCIE_VC0_RSR0_PORT_ARB_TAB_STATUS 0x00010000 /* Port Arbitration Table Status,not used */
- +#define PCIE_VC0_RSR0_VC_NEG_PENDING 0x00020000 /* VC Negotiation Pending */
- +
- +/* Ack Latency Timer and Replay Timer Register */
- +#define PCIE_ALTRT(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x700)
- +#define PCIE_ALTRT_ROUND_TRIP_LATENCY_LIMIT 0x0000FFFF /* Round Trip Latency Time Limit */
- +#define PCIE_ALTRT_ROUND_TRIP_LATENCY_LIMIT_S 0
- +#define PCIE_ALTRT_REPLAY_TIME_LIMIT 0xFFFF0000 /* Replay Time Limit */
- +#define PCIE_ALTRT_REPLAY_TIME_LIMIT_S 16
- +
- +/* Other Message Register */
- +#define PCIE_OMR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x704)
- +
- +/* Port Force Link Register */
- +#define PCIE_PFLR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x708)
- +#define PCIE_PFLR_LINK_NUM 0x000000FF /* Link Number */
- +#define PCIE_PFLR_LINK_NUM_S 0
- +#define PCIE_PFLR_FORCE_LINK 0x00008000 /* Force link */
- +#define PCIE_PFLR_LINK_STATE 0x003F0000 /* Link State */
- +#define PCIE_PFLR_LINK_STATE_S 16
- +#define PCIE_PFLR_LOW_POWER_ENTRY_CNT 0xFF000000 /* Low Power Entrance Count, only for EP */
- +#define PCIE_PFLR_LOW_POWER_ENTRY_CNT_S 24
- +
- +/* Ack Frequency Register */
- +#define PCIE_AFR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x70C)
- +#define PCIE_AFR_AF 0x000000FF /* Ack Frequency */
- +#define PCIE_AFR_AF_S 0
- +#define PCIE_AFR_FTS_NUM 0x0000FF00 /* The number of Fast Training Sequence from L0S to L0 */
- +#define PCIE_AFR_FTS_NUM_S 8
- +#define PCIE_AFR_COM_FTS_NUM 0x00FF0000 /* N_FTS; when common clock is used*/
- +#define PCIE_AFR_COM_FTS_NUM_S 16
- +#define PCIE_AFR_L0S_ENTRY_LATENCY 0x07000000 /* L0s Entrance Latency */
- +#define PCIE_AFR_L0S_ENTRY_LATENCY_S 24
- +#define PCIE_AFR_L1_ENTRY_LATENCY 0x38000000 /* L1 Entrance Latency */
- +#define PCIE_AFR_L1_ENTRY_LATENCY_S 27
- +#define PCIE_AFR_FTS_NUM_DEFAULT 32
- +#define PCIE_AFR_L0S_ENTRY_LATENCY_DEFAULT 7
- +#define PCIE_AFR_L1_ENTRY_LATENCY_DEFAULT 5
- +
- +/* Port Link Control Register */
- +#define PCIE_PLCR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x710)
- +#define PCIE_PLCR_OTHER_MSG_REQ 0x00000001 /* Other Message Request */
- +#define PCIE_PLCR_SCRAMBLE_DISABLE 0x00000002 /* Scramble Disable */
- +#define PCIE_PLCR_LOOPBACK_EN 0x00000004 /* Loopback Enable */
- +#define PCIE_PLCR_LTSSM_HOT_RST 0x00000008 /* Force LTSSM to the hot reset */
- +#define PCIE_PLCR_DLL_LINK_EN 0x00000020 /* Enable Link initialization */
- +#define PCIE_PLCR_FAST_LINK_SIM_EN 0x00000080 /* Sets all internal timers to fast mode for simulation purposes */
- +#define PCIE_PLCR_LINK_MODE 0x003F0000 /* Link Mode Enable Mask */
- +#define PCIE_PLCR_LINK_MODE_S 16
- +#define PCIE_PLCR_CORRUPTED_CRC_EN 0x02000000 /* Enabled Corrupt CRC */
- +
- +/* Lane Skew Register */
- +#define PCIE_LSR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x714)
- +#define PCIE_LSR_LANE_SKEW_NUM 0x00FFFFFF /* Insert Lane Skew for Transmit, not applicable */
- +#define PCIE_LSR_LANE_SKEW_NUM_S 0
- +#define PCIE_LSR_FC_DISABLE 0x01000000 /* Disable of Flow Control */
- +#define PCIE_LSR_ACKNAK_DISABLE 0x02000000 /* Disable of Ack/Nak */
- +#define PCIE_LSR_LANE_DESKEW_DISABLE 0x80000000 /* Disable of Lane-to-Lane Skew */
- +
- +/* Symbol Number Register */
- +#define PCIE_SNR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x718)
- +#define PCIE_SNR_TS 0x0000000F /* Number of TS Symbol */
- +#define PCIE_SNR_TS_S 0
- +#define PCIE_SNR_SKP 0x00000700 /* Number of SKP Symbol */
- +#define PCIE_SNR_SKP_S 8
- +#define PCIE_SNR_REPLAY_TIMER 0x0007C000 /* Timer Modifier for Replay Timer */
- +#define PCIE_SNR_REPLAY_TIMER_S 14
- +#define PCIE_SNR_ACKNAK_LATENCY_TIMER 0x00F80000 /* Timer Modifier for Ack/Nak Latency Timer */
- +#define PCIE_SNR_ACKNAK_LATENCY_TIMER_S 19
- +#define PCIE_SNR_FC_TIMER 0x1F000000 /* Timer Modifier for Flow Control Watchdog Timer */
- +#define PCIE_SNR_FC_TIMER_S 28
- +
- +/* Symbol Timer Register and Filter Mask Register 1 */
- +#define PCIE_STRFMR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x71C)
- +#define PCIE_STRFMR_SKP_INTERVAL 0x000007FF /* SKP lnterval Value */
- +#define PCIE_STRFMR_SKP_INTERVAL_S 0
- +#define PCIE_STRFMR_FC_WDT_DISABLE 0x00008000 /* Disable of FC Watchdog Timer */
- +#define PCIE_STRFMR_TLP_FUNC_MISMATCH_OK 0x00010000 /* Mask Function Mismatch Filtering for Incoming Requests */
- +#define PCIE_STRFMR_POISONED_TLP_OK 0x00020000 /* Mask Poisoned TLP Filtering */
- +#define PCIE_STRFMR_BAR_MATCH_OK 0x00040000 /* Mask BAR Match Filtering */
- +#define PCIE_STRFMR_TYPE1_CFG_REQ_OK 0x00080000 /* Mask Type 1 Configuration Request Filtering */
- +#define PCIE_STRFMR_LOCKED_REQ_OK 0x00100000 /* Mask Locked Request Filtering */
- +#define PCIE_STRFMR_CPL_TAG_ERR_RULES_OK 0x00200000 /* Mask Tag Error Rules for Received Completions */
- +#define PCIE_STRFMR_CPL_REQUESTOR_ID_MISMATCH_OK 0x00400000 /* Mask Requester ID Mismatch Error for Received Completions */
- +#define PCIE_STRFMR_CPL_FUNC_MISMATCH_OK 0x00800000 /* Mask Function Mismatch Error for Received Completions */
- +#define PCIE_STRFMR_CPL_TC_MISMATCH_OK 0x01000000 /* Mask Traffic Class Mismatch Error for Received Completions */
- +#define PCIE_STRFMR_CPL_ATTR_MISMATCH_OK 0x02000000 /* Mask Attribute Mismatch Error for Received Completions */
- +#define PCIE_STRFMR_CPL_LENGTH_MISMATCH_OK 0x04000000 /* Mask Length Mismatch Error for Received Completions */
- +#define PCIE_STRFMR_TLP_ECRC_ERR_OK 0x08000000 /* Mask ECRC Error Filtering */
- +#define PCIE_STRFMR_CPL_TLP_ECRC_OK 0x10000000 /* Mask ECRC Error Filtering for Completions */
- +#define PCIE_STRFMR_RX_TLP_MSG_NO_DROP 0x20000000 /* Send Message TLPs */
- +#define PCIE_STRFMR_RX_IO_TRANS_ENABLE 0x40000000 /* Mask Filtering of received I/O Requests */
- +#define PCIE_STRFMR_RX_CFG_TRANS_ENABLE 0x80000000 /* Mask Filtering of Received Configuration Requests */
- +
- +#define PCIE_DEF_SKP_INTERVAL 700 /* 1180 ~1538 , 125MHz * 2, 250MHz * 1 */
- +
- +/* Filter Masker Register 2 */
- +#define PCIE_FMR2(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x720)
- +#define PCIE_FMR2_VENDOR_MSG0_PASSED_TO_TRGT1 0x00000001 /* Mask RADM Filtering and Error Handling Rules */
- +#define PCIE_FMR2_VENDOR_MSG1_PASSED_TO_TRGT1 0x00000002 /* Mask RADM Filtering and Error Handling Rules */
- +
- +/* Debug Register 0 */
- +#define PCIE_DBR0(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x728)
- +
- +/* Debug Register 1 */
- +#define PCIE_DBR1(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x72C)
- +
- +/* Transmit Posted FC Credit Status Register */
- +#define PCIE_TPFCS(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x730)
- +#define PCIE_TPFCS_TX_P_DATA_FC_CREDITS 0x00000FFF /* Transmit Posted Data FC Credits */
- +#define PCIE_TPFCS_TX_P_DATA_FC_CREDITS_S 0
- +#define PCIE_TPFCS_TX_P_HDR_FC_CREDITS 0x000FF000 /* Transmit Posted Header FC Credits */
- +#define PCIE_TPFCS_TX_P_HDR_FC_CREDITS_S 12
- +
- +/* Transmit Non-Posted FC Credit Status */
- +#define PCIE_TNPFCS(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x734)
- +#define PCIE_TNPFCS_TX_NP_DATA_FC_CREDITS 0x00000FFF /* Transmit Non-Posted Data FC Credits */
- +#define PCIE_TNPFCS_TX_NP_DATA_FC_CREDITS_S 0
- +#define PCIE_TNPFCS_TX_NP_HDR_FC_CREDITS 0x000FF000 /* Transmit Non-Posted Header FC Credits */
- +#define PCIE_TNPFCS_TX_NP_HDR_FC_CREDITS_S 12
- +
- +/* Transmit Complete FC Credit Status Register */
- +#define PCIE_TCFCS(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x738)
- +#define PCIE_TCFCS_TX_CPL_DATA_FC_CREDITS 0x00000FFF /* Transmit Completion Data FC Credits */
- +#define PCIE_TCFCS_TX_CPL_DATA_FC_CREDITS_S 0
- +#define PCIE_TCFCS_TX_CPL_HDR_FC_CREDITS 0x000FF000 /* Transmit Completion Header FC Credits */
- +#define PCIE_TCFCS_TX_CPL_HDR_FC_CREDITS_S 12
- +
- +/* Queue Status Register */
- +#define PCIE_QSR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x73C)
- +#define PCIE_QSR_WAIT_UPDATE_FC_DLL 0x00000001 /* Received TLP FC Credits Not Returned */
- +#define PCIE_QSR_TX_RETRY_BUF_NOT_EMPTY 0x00000002 /* Transmit Retry Buffer Not Empty */
- +#define PCIE_QSR_RX_QUEUE_NOT_EMPTY 0x00000004 /* Received Queue Not Empty */
- +
- +/* VC Transmit Arbitration Register 1 */
- +#define PCIE_VCTAR1(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x740)
- +#define PCIE_VCTAR1_WRR_WEIGHT_VC0 0x000000FF /* WRR Weight for VC0 */
- +#define PCIE_VCTAR1_WRR_WEIGHT_VC1 0x0000FF00 /* WRR Weight for VC1 */
- +#define PCIE_VCTAR1_WRR_WEIGHT_VC2 0x00FF0000 /* WRR Weight for VC2 */
- +#define PCIE_VCTAR1_WRR_WEIGHT_VC3 0xFF000000 /* WRR Weight for VC3 */
- +
- +/* VC Transmit Arbitration Register 2 */
- +#define PCIE_VCTAR2(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x744)
- +#define PCIE_VCTAR2_WRR_WEIGHT_VC4 0x000000FF /* WRR Weight for VC4 */
- +#define PCIE_VCTAR2_WRR_WEIGHT_VC5 0x0000FF00 /* WRR Weight for VC5 */
- +#define PCIE_VCTAR2_WRR_WEIGHT_VC6 0x00FF0000 /* WRR Weight for VC6 */
- +#define PCIE_VCTAR2_WRR_WEIGHT_VC7 0xFF000000 /* WRR Weight for VC7 */
- +
- +/* VC0 Posted Receive Queue Control Register */
- +#define PCIE_VC0_PRQCR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x748)
- +#define PCIE_VC0_PRQCR_P_DATA_CREDITS 0x00000FFF /* VC0 Posted Data Credits */
- +#define PCIE_VC0_PRQCR_P_DATA_CREDITS_S 0
- +#define PCIE_VC0_PRQCR_P_HDR_CREDITS 0x000FF000 /* VC0 Posted Header Credits */
- +#define PCIE_VC0_PRQCR_P_HDR_CREDITS_S 12
- +#define PCIE_VC0_PRQCR_P_TLP_QUEUE_MODE 0x00E00000 /* VC0 Posted TLP Queue Mode */
- +#define PCIE_VC0_PRQCR_P_TLP_QUEUE_MODE_S 20
- +#define PCIE_VC0_PRQCR_TLP_RELAX_ORDER 0x40000000 /* TLP Type Ordering for VC0 */
- +#define PCIE_VC0_PRQCR_VC_STRICT_ORDER 0x80000000 /* VC0 Ordering for Receive Queues */
- +
- +/* VC0 Non-Posted Receive Queue Control */
- +#define PCIE_VC0_NPRQCR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x74C)
- +#define PCIE_VC0_NPRQCR_NP_DATA_CREDITS 0x00000FFF /* VC0 Non-Posted Data Credits */
- +#define PCIE_VC0_NPRQCR_NP_DATA_CREDITS_S 0
- +#define PCIE_VC0_NPRQCR_NP_HDR_CREDITS 0x000FF000 /* VC0 Non-Posted Header Credits */
- +#define PCIE_VC0_NPRQCR_NP_HDR_CREDITS_S 12
- +#define PCIE_VC0_NPRQCR_NP_TLP_QUEUE_MODE 0x00E00000 /* VC0 Non-Posted TLP Queue Mode */
- +#define PCIE_VC0_NPRQCR_NP_TLP_QUEUE_MODE_S 20
- +
- +/* VC0 Completion Receive Queue Control */
- +#define PCIE_VC0_CRQCR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x750)
- +#define PCIE_VC0_CRQCR_CPL_DATA_CREDITS 0x00000FFF /* VC0 Completion TLP Queue Mode */
- +#define PCIE_VC0_CRQCR_CPL_DATA_CREDITS_S 0
- +#define PCIE_VC0_CRQCR_CPL_HDR_CREDITS 0x000FF000 /* VC0 Completion Header Credits */
- +#define PCIE_VC0_CRQCR_CPL_HDR_CREDITS_S 12
- +#define PCIE_VC0_CRQCR_CPL_TLP_QUEUE_MODE 0x00E00000 /* VC0 Completion Data Credits */
- +#define PCIE_VC0_CRQCR_CPL_TLP_QUEUE_MODE_S 21
- +
- +/* Applicable to the above three registers */
- +enum {
- + PCIE_VC0_TLP_QUEUE_MODE_STORE_FORWARD = 1,
- + PCIE_VC0_TLP_QUEUE_MODE_CUT_THROUGH = 2,
- + PCIE_VC0_TLP_QUEUE_MODE_BYPASS = 4,
- +};
- +
- +/* VC0 Posted Buffer Depth Register */
- +#define PCIE_VC0_PBD(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x7A8)
- +#define PCIE_VC0_PBD_P_DATA_QUEUE_ENTRIES 0x00003FFF /* VC0 Posted Data Queue Depth */
- +#define PCIE_VC0_PBD_P_DATA_QUEUE_ENTRIES_S 0
- +#define PCIE_VC0_PBD_P_HDR_QUEUE_ENTRIES 0x03FF0000 /* VC0 Posted Header Queue Depth */
- +#define PCIE_VC0_PBD_P_HDR_QUEUE_ENTRIES_S 16
- +
- +/* VC0 Non-Posted Buffer Depth Register */
- +#define PCIE_VC0_NPBD(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x7AC)
- +#define PCIE_VC0_NPBD_NP_DATA_QUEUE_ENTRIES 0x00003FFF /* VC0 Non-Posted Data Queue Depth */
- +#define PCIE_VC0_NPBD_NP_DATA_QUEUE_ENTRIES_S 0
- +#define PCIE_VC0_NPBD_NP_HDR_QUEUE_ENTRIES 0x03FF0000 /* VC0 Non-Posted Header Queue Depth */
- +#define PCIE_VC0_NPBD_NP_HDR_QUEUE_ENTRIES_S 16
- +
- +/* VC0 Completion Buffer Depth Register */
- +#define PCIE_VC0_CBD(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x7B0)
- +#define PCIE_VC0_CBD_CPL_DATA_QUEUE_ENTRIES 0x00003FFF /* C0 Completion Data Queue Depth */
- +#define PCIE_VC0_CBD_CPL_DATA_QUEUE_ENTRIES_S 0
- +#define PCIE_VC0_CBD_CPL_HDR_QUEUE_ENTRIES 0x03FF0000 /* VC0 Completion Header Queue Depth */
- +#define PCIE_VC0_CBD_CPL_HDR_QUEUE_ENTRIES_S 16
- +
- +/* PHY Status Register, all zeros in VR9 */
- +#define PCIE_PHYSR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x810)
- +
- +/* PHY Control Register, all zeros in VR9 */
- +#define PCIE_PHYCR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x814)
- +
- +/*
- + * PCIe PDI PHY register definition, suppose all the following
- + * stuff is confidential.
- + * XXX, detailed bit definition
- + */
- +#define PCIE_PHY_PLL_CTRL1(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x22 << 1))
- +#define PCIE_PHY_PLL_CTRL2(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x23 << 1))
- +#define PCIE_PHY_PLL_CTRL3(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x24 << 1))
- +#define PCIE_PHY_PLL_CTRL4(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x25 << 1))
- +#define PCIE_PHY_PLL_CTRL5(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x26 << 1))
- +#define PCIE_PHY_PLL_CTRL6(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x27 << 1))
- +#define PCIE_PHY_PLL_CTRL7(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x28 << 1))
- +#define PCIE_PHY_PLL_A_CTRL1(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x29 << 1))
- +#define PCIE_PHY_PLL_A_CTRL2(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x2A << 1))
- +#define PCIE_PHY_PLL_A_CTRL3(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x2B << 1))
- +#define PCIE_PHY_PLL_STATUS(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x2C << 1))
- +
- +#define PCIE_PHY_TX1_CTRL1(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x30 << 1))
- +#define PCIE_PHY_TX1_CTRL2(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x31 << 1))
- +#define PCIE_PHY_TX1_CTRL3(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x32 << 1))
- +#define PCIE_PHY_TX1_A_CTRL1(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x33 << 1))
- +#define PCIE_PHY_TX1_A_CTRL2(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x34 << 1))
- +#define PCIE_PHY_TX1_MOD1(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x35 << 1))
- +#define PCIE_PHY_TX1_MOD2(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x36 << 1))
- +#define PCIE_PHY_TX1_MOD3(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x37 << 1))
- +
- +#define PCIE_PHY_TX2_CTRL1(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x38 << 1))
- +#define PCIE_PHY_TX2_CTRL2(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x39 << 1))
- +#define PCIE_PHY_TX2_A_CTRL1(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x3B << 1))
- +#define PCIE_PHY_TX2_A_CTRL2(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x3C << 1))
- +#define PCIE_PHY_TX2_MOD1(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x3D << 1))
- +#define PCIE_PHY_TX2_MOD2(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x3E << 1))
- +#define PCIE_PHY_TX2_MOD3(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x3F << 1))
- +
- +#define PCIE_PHY_RX1_CTRL1(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x50 << 1))
- +#define PCIE_PHY_RX1_CTRL2(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x51 << 1))
- +#define PCIE_PHY_RX1_CDR(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x52 << 1))
- +#define PCIE_PHY_RX1_EI(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x53 << 1))
- +#define PCIE_PHY_RX1_A_CTRL(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x55 << 1))
- +
- +/* Interrupt related stuff */
- +#define PCIE_LEGACY_DISABLE 0
- +#define PCIE_LEGACY_INTA 1
- +#define PCIE_LEGACY_INTB 2
- +#define PCIE_LEGACY_INTC 3
- +#define PCIE_LEGACY_INTD 4
- +#define PCIE_LEGACY_INT_MAX PCIE_LEGACY_INTD
- +
- +#define PCIE_IRQ_LOCK(lock) do { \
- + unsigned long flags; \
- + spin_lock_irqsave(&(lock), flags);
- +#define PCIE_IRQ_UNLOCK(lock) \
- + spin_unlock_irqrestore(&(lock), flags); \
- +} while (0)
- +
- +#if LINUX_VERSION_CODE < KERNEL_VERSION(2,6,18)
- +#define IRQF_SHARED SA_SHIRQ
- +#endif
- +
- +#define PCIE_MSG_MSI 0x00000001
- +#define PCIE_MSG_ISR 0x00000002
- +#define PCIE_MSG_FIXUP 0x00000004
- +#define PCIE_MSG_READ_CFG 0x00000008
- +#define PCIE_MSG_WRITE_CFG 0x00000010
- +#define PCIE_MSG_CFG (PCIE_MSG_READ_CFG | PCIE_MSG_WRITE_CFG)
- +#define PCIE_MSG_REG 0x00000020
- +#define PCIE_MSG_INIT 0x00000040
- +#define PCIE_MSG_ERR 0x00000080
- +#define PCIE_MSG_PHY 0x00000100
- +#define PCIE_MSG_ANY 0x000001ff
- +
- +#define IFX_PCIE_PORT0 0
- +#define IFX_PCIE_PORT1 1
- +
- +#ifdef CONFIG_IFX_PCIE_2ND_CORE
- +#define IFX_PCIE_CORE_NR 2
- +#else
- +#define IFX_PCIE_CORE_NR 1
- +#endif
- +
- +//#define IFX_PCIE_ERROR_INT
- +
- +//#define IFX_PCIE_DBG
- +
- +#if defined(IFX_PCIE_DBG)
- +#define IFX_PCIE_PRINT(_m, _fmt, args...) do { \
- + if (g_pcie_debug_flag & (_m)) { \
- + ifx_pcie_debug((_fmt), ##args); \
- + } \
- +} while (0)
- +
- +#define INLINE
- +#else
- +#define IFX_PCIE_PRINT(_m, _fmt, args...) \
- + do {} while(0)
- +#define INLINE inline
- +#endif
- +
- +struct ifx_pci_controller {
- + struct pci_controller pcic;
- +
- + /* RC specific, per host bus information */
- + u32 port; /* Port index, 0 -- 1st core, 1 -- 2nd core */
- +};
- +
- +typedef struct ifx_pcie_ir_irq {
- + const unsigned int irq;
- + const char name[16];
- +}ifx_pcie_ir_irq_t;
- +
- +typedef struct ifx_pcie_legacy_irq{
- + const u32 irq_bit;
- + const int irq;
- +}ifx_pcie_legacy_irq_t;
- +
- +typedef struct ifx_pcie_irq {
- + ifx_pcie_ir_irq_t ir_irq;
- + ifx_pcie_legacy_irq_t legacy_irq[PCIE_LEGACY_INT_MAX];
- +}ifx_pcie_irq_t;
- +
- +extern u32 g_pcie_debug_flag;
- +extern void ifx_pcie_debug(const char *fmt, ...);
- +extern void pcie_phy_clock_mode_setup(int pcie_port);
- +extern void pcie_msi_pic_init(int pcie_port);
- +extern u32 ifx_pcie_bus_enum_read_hack(int where, u32 value);
- +extern u32 ifx_pcie_bus_enum_write_hack(int where, u32 value);
- +
- +
- +#include <linux/types.h>
- +#include <linux/delay.h>
- +#include <linux/gpio.h>
- +#include <linux/clk.h>
- +
- +#include <lantiq_soc.h>
- +
- +#define IFX_PCIE_GPIO_RESET 38
- +#define IFX_REG_R32 ltq_r32
- +#define IFX_REG_W32 ltq_w32
- +#define CONFIG_IFX_PCIE_HW_SWAP
- +#define IFX_RCU_AHB_ENDIAN ((volatile u32*)(IFX_RCU + 0x004C))
- +#define IFX_RCU_RST_REQ ((volatile u32*)(IFX_RCU + 0x0010))
- +#define IFX_RCU_AHB_BE_PCIE_PDI 0x00000080 /* Configure PCIE PDI module in big endian*/
- +
- +#define IFX_RCU (KSEG1 | 0x1F203000)
- +#define IFX_RCU_AHB_BE_PCIE_M 0x00000001 /* Configure AHB master port that connects to PCIe RC in big endian */
- +#define IFX_RCU_AHB_BE_PCIE_S 0x00000010 /* Configure AHB slave port that connects to PCIe RC in little endian */
- +#define IFX_RCU_AHB_BE_XBAR_M 0x00000002 /* Configure AHB master port that connects to XBAR in big endian */
- +#define CONFIG_IFX_PCIE_PHY_36MHZ_MODE
- +
- +#define IFX_PMU1_MODULE_PCIE_PHY (0)
- +#define IFX_PMU1_MODULE_PCIE_CTRL (1)
- +#define IFX_PMU1_MODULE_PDI (4)
- +#define IFX_PMU1_MODULE_MSI (5)
- +
- +#define IFX_PMU_MODULE_PCIE_L0_CLK (31)
- +
- +
- +static inline void pcie_ep_gpio_rst_init(int pcie_port)
- +{
- +}
- +
- +static inline void pcie_ahb_pmu_setup(void)
- +{
- + struct clk *clk;
- + clk = clk_get_sys("ltq_pcie", "ahb");
- + clk_enable(clk);
- + //ltq_pmu_enable(PMU_AHBM | PMU_AHBS);
- +}
- +
- +static inline void pcie_rcu_endian_setup(int pcie_port)
- +{
- + u32 reg;
- +
- + reg = IFX_REG_R32(IFX_RCU_AHB_ENDIAN);
- +#ifdef CONFIG_IFX_PCIE_HW_SWAP
- + reg |= IFX_RCU_AHB_BE_PCIE_M;
- + reg |= IFX_RCU_AHB_BE_PCIE_S;
- + reg &= ~IFX_RCU_AHB_BE_XBAR_M;
- +#else
- + reg |= IFX_RCU_AHB_BE_PCIE_M;
- + reg &= ~IFX_RCU_AHB_BE_PCIE_S;
- + reg &= ~IFX_RCU_AHB_BE_XBAR_M;
- +#endif /* CONFIG_IFX_PCIE_HW_SWAP */
- + IFX_REG_W32(reg, IFX_RCU_AHB_ENDIAN);
- + IFX_PCIE_PRINT(PCIE_MSG_REG, "%s IFX_RCU_AHB_ENDIAN: 0x%08x\n", __func__, IFX_REG_R32(IFX_RCU_AHB_ENDIAN));
- +}
- +
- +static inline void pcie_phy_pmu_enable(int pcie_port)
- +{
- + struct clk *clk;
- + clk = clk_get_sys("ltq_pcie", "phy");
- + clk_enable(clk);
- + //ltq_pmu1_enable(1<<IFX_PMU1_MODULE_PCIE_PHY);
- +}
- +
- +static inline void pcie_phy_pmu_disable(int pcie_port)
- +{
- + struct clk *clk;
- + clk = clk_get_sys("ltq_pcie", "phy");
- + clk_disable(clk);
- + //ltq_pmu1_disable(1<<IFX_PMU1_MODULE_PCIE_PHY);
- +}
- +
- +static inline void pcie_pdi_big_endian(int pcie_port)
- +{
- + u32 reg;
- +
- + /* SRAM2PDI endianness control. */
- + reg = IFX_REG_R32(IFX_RCU_AHB_ENDIAN);
- + /* Config AHB->PCIe and PDI endianness */
- + reg |= IFX_RCU_AHB_BE_PCIE_PDI;
- + IFX_REG_W32(reg, IFX_RCU_AHB_ENDIAN);
- +}
- +
- +static inline void pcie_pdi_pmu_enable(int pcie_port)
- +{
- + struct clk *clk;
- + clk = clk_get_sys("ltq_pcie", "pdi");
- + clk_enable(clk);
- + //ltq_pmu1_enable(1<<IFX_PMU1_MODULE_PDI);
- +}
- +
- +static inline void pcie_core_rst_assert(int pcie_port)
- +{
- + u32 reg;
- +
- + reg = IFX_REG_R32(IFX_RCU_RST_REQ);
- +
- + /* Reset PCIe PHY & Core, bit 22, bit 26 may be affected if write it directly */
- + reg |= 0x00400000;
- + IFX_REG_W32(reg, IFX_RCU_RST_REQ);
- +}
- +
- +static inline void pcie_core_rst_deassert(int pcie_port)
- +{
- + u32 reg;
- +
- + /* Make sure one micro-second delay */
- + udelay(1);
- +
- + /* Reset PCIe PHY & Core, bit 22 */
- + reg = IFX_REG_R32(IFX_RCU_RST_REQ);
- + reg &= ~0x00400000;
- + IFX_REG_W32(reg, IFX_RCU_RST_REQ);
- +}
- +
- +static inline void pcie_phy_rst_assert(int pcie_port)
- +{
- + u32 reg;
- +
- + reg = IFX_REG_R32(IFX_RCU_RST_REQ);
- + reg |= 0x00001000; /* Bit 12 */
- + IFX_REG_W32(reg, IFX_RCU_RST_REQ);
- +}
- +
- +static inline void pcie_phy_rst_deassert(int pcie_port)
- +{
- + u32 reg;
- +
- + /* Make sure one micro-second delay */
- + udelay(1);
- +
- + reg = IFX_REG_R32(IFX_RCU_RST_REQ);
- + reg &= ~0x00001000; /* Bit 12 */
- + IFX_REG_W32(reg, IFX_RCU_RST_REQ);
- +}
- +
- +static inline void pcie_device_rst_assert(int pcie_port)
- +{
- + gpio_set_value(IFX_PCIE_GPIO_RESET, 0);
- + // ifx_gpio_output_clear(IFX_PCIE_GPIO_RESET, ifx_pcie_gpio_module_id);
- +}
- +
- +static inline void pcie_device_rst_deassert(int pcie_port)
- +{
- + mdelay(100);
- + gpio_set_value(IFX_PCIE_GPIO_RESET, 1);
- +// ifx_gpio_output_set(IFX_PCIE_GPIO_RESET, ifx_pcie_gpio_module_id);
- +}
- +
- +static inline void pcie_core_pmu_setup(int pcie_port)
- +{
- + struct clk *clk;
- + clk = clk_get_sys("ltq_pcie", "ctl");
- + clk_enable(clk);
- + clk = clk_get_sys("ltq_pcie", "bus");
- + clk_enable(clk);
- +
- + //ltq_pmu1_enable(1 << IFX_PMU1_MODULE_PCIE_CTRL);
- + //ltq_pmu_enable(1 << IFX_PMU_MODULE_PCIE_L0_CLK);
- +}
- +
- +static inline void pcie_msi_init(int pcie_port)
- +{
- + struct clk *clk;
- + pcie_msi_pic_init(pcie_port);
- + clk = clk_get_sys("ltq_pcie", "msi");
- + clk_enable(clk);
- + //ltq_pmu1_enable(1 << IFX_PMU1_MODULE_MSI);
- +}
- +
- +static inline u32
- +ifx_pcie_bus_nr_deduct(u32 bus_number, int pcie_port)
- +{
- + u32 tbus_number = bus_number;
- +
- +#ifdef CONFIG_PCI_LANTIQ
- + if (pcibios_host_nr() > 1) {
- + tbus_number -= pcibios_1st_host_bus_nr();
- + }
- +#endif /* CONFIG_PCI_LANTIQ */
- + return tbus_number;
- +}
- +
- +static inline u32
- +ifx_pcie_bus_enum_hack(struct pci_bus *bus, u32 devfn, int where, u32 value, int pcie_port, int read)
- +{
- + struct pci_dev *pdev;
- + u32 tvalue = value;
- +
- + /* Sanity check */
- + pdev = pci_get_slot(bus, devfn);
- + if (pdev == NULL) {
- + return tvalue;
- + }
- +
- + /* Only care about PCI bridge */
- + if (pdev->hdr_type != PCI_HEADER_TYPE_BRIDGE) {
- + return tvalue;
- + }
- +
- + if (read) { /* Read hack */
- + #ifdef CONFIG_PCI_LANTIQ
- + if (pcibios_host_nr() > 1) {
- + tvalue = ifx_pcie_bus_enum_read_hack(where, tvalue);
- + }
- + #endif /* CONFIG_PCI_LANTIQ */
- + }
- + else { /* Write hack */
- + #ifdef CONFIG_PCI_LANTIQ
- + if (pcibios_host_nr() > 1) {
- + tvalue = ifx_pcie_bus_enum_write_hack(where, tvalue);
- + }
- + #endif
- + }
- + return tvalue;
- +}
- +
- +#endif /* IFXMIPS_PCIE_VR9_H */
- +
- --- a/drivers/pci/pcie/aer/Kconfig
- +++ b/drivers/pci/pcie/aer/Kconfig
- @@ -19,6 +19,7 @@ config PCIEAER
- config PCIE_ECRC
- bool "PCI Express ECRC settings control"
- depends on PCIEAER
- + default n
- help
- Used to override firmware/bios settings for PCI Express ECRC
- (transaction layer end-to-end CRC checking).
- --- a/include/linux/pci.h
- +++ b/include/linux/pci.h
- @@ -1212,6 +1212,8 @@ void pci_walk_bus(struct pci_bus *top, i
- void *userdata);
- int pci_cfg_space_size(struct pci_dev *dev);
- unsigned char pci_bus_max_busnr(struct pci_bus *bus);
- +int pcibios_host_nr(void);
- +int pcibios_1st_host_bus_nr(void);
- void pci_setup_bridge(struct pci_bus *bus);
- resource_size_t pcibios_window_alignment(struct pci_bus *bus,
- unsigned long type);
- --- a/include/linux/pci_ids.h
- +++ b/include/linux/pci_ids.h
- @@ -1054,6 +1054,12 @@
- #define PCI_DEVICE_ID_SGI_LITHIUM 0x1002
- #define PCI_DEVICE_ID_SGI_IOC4 0x100a
-
- +#define PCI_VENDOR_ID_INFINEON 0x15D1
- +#define PCI_DEVICE_ID_INFINEON_DANUBE 0x000F
- +#define PCI_DEVICE_ID_INFINEON_PCIE 0x0011
- +#define PCI_VENDOR_ID_LANTIQ 0x1BEF
- +#define PCI_DEVICE_ID_LANTIQ_PCIE 0x0011
- +
- #define PCI_VENDOR_ID_WINBOND 0x10ad
- #define PCI_DEVICE_ID_WINBOND_82C105 0x0105
- #define PCI_DEVICE_ID_WINBOND_83C553 0x0565
|